- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术基础数字部分(第五版)(康华光)全书总结归纳
数制转换 全书章节安排 1. 数字逻辑概论 2. 逻辑代数与硬件描述语言概述 3. 逻辑门电路 4. 组合逻辑电路 5. 锁存器与触发器 6. 时序逻辑电路 7. 存储器、复杂可编程器件和现场可编程门阵列 8. 脉冲波形的变换与产生 9. 数模与模数转换器 10.数字系统设计基础* * 电子技术基础 数字部分(第五版) 全书总结归纳 1. 数字逻辑基础 章节内容 1.1 数字电路与数字信号 1.2 数制 1.3 二进制数的算术运算 1.4 二进制代码 1.5 二值逻辑变量与基本逻辑运算 1.6 逻辑函数及其表示方法 1. 数字逻辑基础 教学要求 1. 掌握2、10、8、16进制数的表示与相互转化; 2. 掌握二进制数的原码、反码、补码的表示方法; 3. 掌握8421码、余3码、格雷码的表示方法; 4. 掌握与、或、非、与非、或非、异或、同或基本逻辑运算; 5. 掌握逻辑函数的4种表示方法:真值表、逻辑表达式、逻辑图、波形图。 1. 数字逻辑基础 知识点 1. 数制及数制转换:2←→10, 2←→8, 2←→16。 2. 原码、反码、补码的表示方法。 3. 二进制代码:8421码、余3码、格雷码。 4. 基本逻辑运算:与、或、非、与非、或非、异或、同或。 5. 逻辑函数表示方法:真值表、逻辑表达式、逻辑图、波形图。 2. 逻辑代数与硬件描述语言基础 章节内容 2.1 逻辑代数 2.2 逻辑函数的卡诺图化简法 教学要求: 1、掌握逻辑代数常用基本定律、恒等式和规则; 2、掌握逻辑函数的基本表达式及相互转换,代数化简方法; 3、掌握逻辑函数最小项定义及性质,卡诺图化简法; 4、了解硬件描述语言Verilog HDL 2. 逻辑代数与硬件描述语言基础 知识点 1. 逻辑代数的基本定律和恒等式:基本公式,摩根定理;采用真值表等式证明的方法;3个基本规则。 2. 逻辑函数代数化简:与-或表达式、与非-与非表达式,基本表达式的转换;代数化简方法。 3. 逻辑函数的最小项:逻辑函数转换成最小项表达式,真值表与最小项表达式的对应关系。 4.卡诺图:逻辑函数的卡诺图表示,卡诺图化简。 3. 逻辑门电路 章节内容 3.1 MOS逻辑门电路 3.2 TTL逻辑门电路 3.3 射极耦合逻辑门电路* * 3.4 砷化镓逻辑门电路* * 3.5 逻辑描述中的几个问题 3.6 逻辑门电路使用中的几个实际问题 3.7 用VerilogHDL描述逻辑门电路* 3. 逻辑门电路 教学要求 1. 掌握与、或、与非、或非、异或、同或门的逻辑功能; 2. 掌握三态门、OD门、OC门和传输门的逻辑功能和应用; 3. 掌握CMOS、TTL逻辑门电路的输入与输出电路结构,输入端高低电平判断。 4. 掌握逻辑门的主要参数及在应用中的接口问题; 5. 了解半导体器件的开关特性以及逻辑门内部电路结构。 3. 逻辑门电路 知识点 1. CMOS电路功耗低,抗干扰能力强,广泛应用。 2. CMOS、TTL逻辑门电路的输入与输出结构:①一般的逻辑门电路采用推拉(推挽)输出结构,不能并联使用;②输入端高低电平判断方法。 3. 几种特殊门电路的功能、结构和应用:三态门、OD门、OC门和传输门。 4. 门电路使用中的几个实际问题:多余输入端处理。 3. 逻辑门电路 知识点 1.几种特殊门电路的功能、结构和应用 (1). 三态门: ①. 作用:总线传输; ②. 可以并联,但不能有两个或两个以上输出,否则数据冲突,甚至损坏;③. 逻辑符号。 (2). OD门、OC门: ①. 使用时必须加上拉电阻; ②.作用:并联实现线与;③. 逻辑符号。 (3). 传输门: ①. 作用:用作双向开关。 ②. 逻辑符号。 3. 逻辑门电路 1. CMOS、TTL逻辑门电路多余输入端处理。 ①. TTL门电路 输入高电平:多余端通过电阻R(约几千欧)接+VCC ,或者通过大于2 kΩ的电阻接地; 悬空相当输入高电平,但为防止引入干扰,通常不允许输入端悬空。 输入低电平:多余端通过小于500 Ω的电阻接地或直接接地。 ②. CMOS门电路 输入高电平:多余端通过电阻或直接接+VDD; 输入低电平:多余端通过电阻接地或直接接地。 不允许其输入端悬空。 4. 组合逻辑电路 章节内容 4.1 组合逻辑电路的分析 4.2 组合逻辑电路的设计 4.3 组合逻辑电路中的竞争和冒险 4.4 常用组合逻辑集成电路 4.5 组合可编程电路 4.6 用VerilogHDL描述组合逻辑电路* 4. 组合逻辑电路 教学要求 1. 掌握组合逻辑电路的分析方法和设计方法; 2. 理解组合逻辑电路中的竞争和冒险产生的原因,掌握竞争和冒险
文档评论(0)