[计算机硬件及网络]《微型计算机原理及应用》第五章 处理器总线时序和系统总线.pptVIP

  • 0
  • 0
  • 约7.45千字
  • 约 58页
  • 2018-02-28 发布于浙江
  • 举报

[计算机硬件及网络]《微型计算机原理及应用》第五章 处理器总线时序和系统总线.ppt

[计算机硬件及网络]《微型计算机原理及应用》第五章 处理器总线时序和系统总线

微机原理及应用 第五章处理器时序和系统总线 主要内容 学习目的 描述处理器总线 说明处理器的工作状态特点 了解8086CPU的引线 分析8086CPU基本总线周期时序 5.1 8086的引脚功能 5.1 8086的引脚功能 8086CPU的两种组态 最小组态(模式) MN/MX接+5V 构成小规模的应用系统,只有8086一个微处理器, 所有的总线控制信号均为8086产生,系统中的总线控制逻辑电路,减少到最少。 最大组态(模式) MN/MX接地。 用于大型(中型)8086/8088系统中,系统总是包含有两个或多个微处理器,其中一个主处理器就是8086或8088,其它的处理器称协处理器,协助主处理器工作。 需要总线控制器来变换和组合控制信号。 5.1 8086的引脚功能 目前常用的是最大组态。要求有较强的驱动能力。此时8086要通过一组总线控制器8288来形成各种总线周期,控制信号由8288供给,如图5-1所示。 5.1 8086的引脚功能 5.1 8086的引脚功能 5.1 8086的引脚功能 思考题: 8086/8088 有两种工作方式,它们是通过什么方法来实现?在最大模式下其控制信号怎样产生? 5.2 8086 的总线操作和时序 T1状态: CPU向20位地址/状态(A19/S6~A16/S3),地址/数据(AD15~AD0)分时复用

文档评论(0)

1亿VIP精品文档

相关文档