应用于高压输电线路微机保护的新型数据采集系统设计.doc

应用于高压输电线路微机保护的新型数据采集系统设计.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
应用于高压输电线路微机保护的新型数据采集系统设计

应用于高压输电线路微机保护的新型数据采集系统设计 摘要:随着微机保护的发展,一些新的保护原理和方案的出现对构成微机保护装置的硬件平台提出了更高的要求,尤其是对采样速率提出了更高要求。本文介绍的新型高速数据采集系统采用了数字信号处理器(dsp)和模数(a/d)转换芯片ad7656,逻辑控制电路使用复杂可编程控制器件(cpld)作为整个系统的逻辑控制芯片。该系统具有采样速率高、精度高及高可靠性等优点。 关键词:微机保护 数据采集 数字信号处理器 复杂可编程控制器件 中图分类号:tn710 文献标识码:a 文章编号:1007-9416(2012)07-0144-03 随着微机保护的发展一些新的保护原理和方案特别是基于故障波形特征(暂态分量)或高频分量的保护原理以及基于人工神经网络(ann)和模糊集理论的智能保护方案受到了越来越多的关注并逐步实用化。这些新方法在改善保护性能的同时也对保护装置的计算精度和速度提出了更高的要求。另外,变电站综合自动化和数字化变电站的发展,也要求微机保护硬件具有高度集成化、标准化和开放性。 基于上述要求,本文提出一种可应用于高压输电线路微机保护的新型数据采集系统。该数据采集系统采用analog公司的16位数据采集芯片ad7656,该芯片内部带有独立的高速6通道同步采样保持器和模数转换器,简化了外围电路设计,可以自动完成多路输入通道的数据采集工作而无需处理器的干预。 1、数据采集系统的硬件结构 数据采集系统包括模拟量预处理(电压、电流变换和低通滤波)、采样保持及模数转换等功能模块,完成将模拟输入量准确地转换成所需的数字量,传给处理器(dsp)进行相关处理、计算。其中ad7656芯片完成了采样保持和模数转换功能,处理器采用dsp芯片tms320vc33,二者之间逻辑使用cpld芯片xc95144,如图1所示。 2、系统各部分原理图及主要芯片 2.1 模拟量预处理 输入模拟信号是由电压、电流互感器二次侧输出的9路工频电压、电流信号。在进行a/d转换之前,每路输入的模拟信号须经过信号变换以满足a/d转换器件量程,并滤除高频成分以满足采样定理要求。如图2所示为信号变换和rc低通滤波电路[8]。 交流模拟量变换回路的基本设计原则是:要保证各电压/电流互感器的一次、二次侧之间相位位移保持一致;互感器要在整个工作范围内保持线性传输,输入小信号不失真,输入大信号不饱和。ad7656芯片输入电压范围设为±5v(±5v、±10v可选),为了使电压/电流变换器二次侧信号与a/d量程匹配,电压变换器应选用变比为(100/)/(5/)=100/3.53。若高压电流互感器二次额定电流为(一般为5a或1a),为了保证其线性范围,电流变换器变比为20/3.53。 由于无源滤波器具有结构简单、能经受较大的浪涌冲击、可靠性高的特点,而高阶的模拟滤波器将带来长的过渡过程,有可能影响保护的速度,所以一般选择采用一阶rc无源低通滤波器。本系统采样频率设为1.6khz,即每周波采32点,若按2.5倍频滤波应滤除0.64khz以上高频信号分量,则电阻r参数选为2.5kω,电容c参数选为0.1μf。低通滤波的幅频/相频响应如图3所示。可见,在截止频率ω=2πf=4019.2rad/s处,信号幅度低于0.707。 稳压管组成双向限幅,使a/d变换芯片的输入电压限制在峰-峰值±5v以内。 2.2 模数转换与dsp芯片及原理电路 模数转换采用的ad7656是analog公司生产的一款16位高速6通道同步采样芯片,功能框图如图4所示。它内部带有6个高速同步采样/保持电路通道和16为逐次逼近型模数转换器(adc),采样速率250ksps,满足实时性要求。ad7656的6路模拟输入分为三组,分别由convsta、convstb、convstc来控制启动,可通过引脚或软件方式设定输入电压范围(±10v或±5v,为±4×vref或±2×vref),它提供了可选的高速并行或串行接口,从而允许该器件与微处理器(mcu)或数字信号处理器(dsp)连接,每个通道的输出都可为一个16位字,可见它非常适合于多路采集系统需要。 处理器所采用的tms320vc33是ti公司的一种dsp芯片,除具有一般浮点dsp的优点之外,还具有众多的内部资源:34k×32位双存取的sram,4k×32位的片内屏蔽式的rom,还包括一个串口、两个定时器及dma控制器等,为设计提供了很大的便利。由于它采用了内部1.8v、外部3.3v供电,因而功耗比原有型号降低了大约一个数量级。 处理器与模数转换间的逻辑控制用cpld完成。本装置使用xilinx公司的cpld器件——xc95144。xc9500系列器件的最快达3.5ns,宏单元数达288个,可用门数达6400个,系统时钟可达到200mhz。xc95

文档评论(0)

weizhent2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档