网站大量收购独家精品文档,联系QQ:2885784924

[工学]集成逻辑门和组合逻辑电路.ppt

  1. 1、本文档共130页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]集成逻辑门和组合逻辑电路

试用3线-8线译码器74LS138和门电路产生如下输出函数的逻辑图 分析图示电路,写出输出Z的逻辑函数式。CC4521为8选1数据选择器,它的逻辑功能表如下表所示。 用8选1数据选择器CC4521函数 用8选1数据选择器CC4521函数 * 控制端扩展功能举例: 例: 用两片8线-3线优先编码器 16线-4线优先编码器 其中, 的优先权最高· · · 状态 1 1 不工作 0 1 工作,但无输入 1 0 工作,且有输入 0 0 不可能出现 第一片为高优先权 只有(1)无编码输入时,(2)才允许工作 第(1)片 时表示对 的编码 低3位输出应是两片的输出的“或” 二-十进制优先编码器 将 编成0110 ~ 1110 的优先权最高, 最低 输入的低电平信号变成一个对应的十进制的编码 三、译码器 译码:编码的逆过程。将每个输入的二进制代码译成对应的输出高、低电平信号。 1、2/4线译码器 内 部 结 构 芯片符号: A1、A0叫做译码输入端, 叫做使能输入端(有时也写作 ) 叫做输出端。 由逻辑电路图不难得到: 由此式可得: 当S=0即( 时), 当S=1即( 时),译码器正常工作,其公式可简记为: 此时译码器不工作 即:当输A1A0=00时, 依此类推,可得: S A1 A0 Y0 Y1 Y2 Y3 X X 1 1 1 1 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 1 1 0 1 0 1 1 1 1 1 0 2、二进制译码器 例:3线—8线译码器 输 入 输 出 A2 A1 A0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 1 1 0 0 1 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 真值表 逻辑表达式: 用电路进行实现 用二极管与门阵列组成的3线-8线译码器 2、3/8线译码器(74LS138) 电 路 结 构 芯片符号 3/8线译码器的功能真值表 G1 G2A G2B A2 A1 A0 X 1 X X X X 1 1 1 1 1 1 1 1 X X 1 X X X 1 1 1 1 1 1 1 1 0 X X X X X 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 1 1 1 0 1 1 1 1 0 0 1 0 1 1 1 1 1 1 0 1 1 1 0 0

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档