[所有分类]ch6时序逻辑电路.ppt

  1. 1、本文档共79页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[所有分类]ch6时序逻辑电路

第 六 章 时序逻辑电路 6.1 概 述 6.2 时序电路的分析方法 6.2.1 同步时序电路的分析方法 分析:找出给定时序电路的逻辑功能,即找出在输入和CLK作用下,电路的次态和输出。 一般步骤: ①从给定电路写出存储电路中每个触发器的驱动方程(输入的逻辑式),得到整个电路的驱动方程。 ②将驱动方程代入触发器的特性方程,得到状态方程。 ③从给定电路写出输出方程。 6.2.2 时序电路的状态转换表、状态转换图、 状态机流程图和时序图 一、状态转换表 例:用维-阻触发器结构的74HC175 二、移位寄存器(代码在寄存器中左/右移动) 6.4 时序逻辑电路的设计方法 6.4.1 同步时序逻辑电路的设计方法 本章小结 1.时序逻辑电路的特点;任一时刻输出状态不仅取决于当时的输入信号,还与电路的原状态有关。因此时序电路中必须含有存储器件。 (2)片 (1)片 CP顺序 Q3Q2Q1Q0 Q3Q2Q1Q0 状态数 1 … … 16 0 0 0 0 … 0 0 0 1 1 2 … 17 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 15 0 0 0 0 16 1 1 1 1 … … … … 31 0 0 0 1 32 1 1 1 1 32 0 0 1 0 33 0 0 0 0 … … … … 47 0 0 1 0 48 1 1 1 1 48 0 0 1 1 49 0 0 0 0 … … … … 63 0 0 1 1 64 1 1 1 1 64 0 1 0 0 65 0 0 0 0 67 65 0 1 0 0 0 0 0 1 66 0 1 0 0 0 0 1 0 3、进制 M: M = 16×4 + 3 = 67 2、计数状态表 66 67 LD=0 四、移位寄存器型计数器 一般结构: 1D C1 FF1 Q1 1D C1 FF2 Q2 1D C1 FF3 Q3 1D C1 FF4 Q4 反 馈 逻 辑 电 路 D1 CP 反馈函数: D1 = F(Q1,Q2,… Qn) 反馈函数不同,电路循环输出的状态也就不同。 (一)环形计数器 1、电路结构 2、反馈函数 D1 = Qn 1D C1 FF1 Q1 1D C1 FF2 Q2 1D C1 FF3 Q3 1D C1 FF4 Q4 D1 CP 3、状态转换图 0000 1111 1010 0101 (a) (b) (c) (d) (e) (Q1Q2Q3Q4) 若取(a)为有效循环,则(b)—— (e)就为无效循环。 (a)的循环长度为 n=4, (n是触发器的位数) 从状态转换图知,此电路不能自启动。 接入适当的反馈逻辑电路,可以将电路修改为能够自启动的电路。 1000 0100 0001 0010 1100 0110 1001 0011 1110 0111 1101 1011 (二)扭环形计数器 1、电路结构 2、反馈函数 3、状态转换图 若取(a)为有效循环,则(b)为无效循环。(a)的循环长度为2n。 在(a)循环状态中,由于电路每次状态转换时,只有一位触发器改变状态,因而将电路状态译码时不会产生竞争—冒险现象。 此电路不能自启动。接入适当的反馈逻辑电路,可以将电路修改为能够自启动的电路(从略)。 D1 = Qn (a) (b) 1D C1 FF1 Q1 1D C1 FF2 Q2 1D C1 FF3 Q3 1D C1 FF4 Q4 D1 CP 0000 1000 0001 1110 1100 1111 0011 0111 1010 1101 0100 1011 0110 0101 1001 0010 Q0Q1Q2Q3 1111 0110 0011 0111 0000 1001 0101 1011 1010 1100 1101 1110 1000 0010 0001 0100 能够自启动 D R CP S 1 S 0 Q 0 Q 1 Q 2 Q 3 D IR D 0 D 1 D 2 D 3 D IL “ 0 ” “ 1 ” CP 74LS194 ≥ 1 “ 1 ” 一、逻辑抽象,求出状态转换图或状态转换表 1. 确定输入/输出变量、电路状态数。 2. 定义输入/输出逻辑状态以及每个电路状态的含意,并对电路状态进行编号。 3. 按设计要求列出状态转换表,或画出状态转换图。 二、状态化简 若两个状态在相同的输入下有相同的输出,并转换到同一个次态,则称为等价状态;等价状态可以合并。 三、

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档