DSP应用技术第7章_工程应用实例教材教学课件.pptVIP

DSP应用技术第7章_工程应用实例教材教学课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教学课件讲义PPT教学教案培训资料医学中小学上课资料

第7章 工程应用实例;7.1 基于C54x DSP的通用基带调制解调器的设计与实现; 调制解调器软件包括异步串行口的初始化、接收、发送、卷积编码、交织、去交织、基带调制(含差分编码、格雷编码)、成形滤波、载波调制、匹配滤波、载波同步、位同步、差分解调、帧同步等。 该硬件平台支持MSK、QPSK、DQPSK、π/4DQPSK等多种调制体制,也适用于语音信号、振动信号等的处理。;图7.2 发送功能框图;图7.3 接收功能框图;图7.4 载波同步模块图;7.2 飞行测控系统中无线基带DQPSK调制解调器的研制; 系统由三大部分组成。第一部分是数字信号处理部分,实现对信号的调制解调及信道编解码等,它由DSP芯片及基本外围电路组成,DSP芯片采用的是TMS320VC5402,外围电路包含:程序存储器,采用的是TMS27C512芯片,用于固化程序代码;电平转换电路,采用74AC16245芯片,实现DSP芯片外部接口逻辑电平(3.3 V)和其他器件的接口逻辑电平(5 V)的转换;电源电路,采用TPS7333和TPS7301芯片,分别实现5 V→3.3 V和5 V→1.8 V的DC-DC转换,产生的1.8 V和3.3 V电源分别给DSP芯片的内核和外部接口供电;复位电路采用MAXIM公司的MAX706ESA芯片,用于整个系统的复位。; 第二部分是数字逻辑控制部分,实现系统各部分的时序控制和逻辑控制,如对主时钟分频,产生各部分所需的时钟频率,产生读写、使能信号和地址解码等。本部分主要采用了ALTERA公司的FPGA芯片EPF10K20。; 第三部分是接口部分,由两种接口组成。第一种接口是基带信号接口,含收发两路,直接与射频部分连接。接收部分的功能是对接收的基带信号进行预处理和量化,主要由滤波电路(MAX295EWE)、放大电路(TL084)、模数转换电路(AD7862)组成。发送部分主要由数模转换电路(AD8582)、滤波电路(MAX295EWE)和放大电路(TL084)组成。第二种接口是数据终端接口,采用通用并/串转换接口芯片Intel8251A和MAX232EESE芯片,后者实现TTL电平和RS-232电平(±12 V)之间的转换。;图7.6 DSP主系统及部分外围电路;图7.6 DSP主系统及部分外围电路; (2) 图7.7是模拟输入输出通道电路,主要包含: ① AD7862(A/D电路),完成模数转换的功能; ② AD8582(D/A电路),完成数模转换的功能; ③ MAX295EWE(数字滤波电路),对接收和发送的基带信号分别进行滤波; ④ TL084(运放电路),对接收和发送的基带信号分别进行放大。;图7.7 模拟输入/输出通道电路; (3) 图7.8是数据终端接口电路,主要包含: ① Intel8251A,实现并行数据与串行数据的转换,并产生UART数据格式,完成与数据终端的数据交换。 ② MAX232EESE(串行口电平转换芯片),实现TTL电平与RS-232电平之间的转换; ③ TPS7301和TPS7333,其功能是产生DSP芯片所需电源,分别产生1.8 V和3.3 V直流电源,供给DSP芯片的内核和外部接口。 ④ SN74HC04(非门逻辑电路),对12.8 MHz的输入时钟信号(由射频系统的温补晶振提供)进行放大整形;;图7.8 数据终端接口电路; (4) 图7.9是系统逻辑控制及信道译码接口电路,主要包含: ① FPGA芯片EPF10K20(大规模可编程逻辑器件), 负责整个系统的时序产生和逻辑控制,如时钟分频、地址译码、控制信号产生等; ② EPC1(EPROM),用于装载FPGA芯片EPF10K20的程序代码; ③ 74AC16245,实现DSP芯片接口电平(3.3 V)与其他外围电路接口电平(5 V)之间的转换; ④ Q1900(卷积编码Veterbi译码芯片),实现信道的译码功能。;图 7.9 系 统 逻 辑 控 制 及 信 道 译 码 接 口 电 路;图 7.9 系 统 逻 辑 控 制 及 信 道 译 码 接 口 电 路;7.3 超短波数据通信系统中 无线基带π/4QPSK调制解调器的研制;图 7.10 DSP 主 系 统;图 7.10 DSP 主 系 统; (2) 图7.11是DSP系统外围电路,主要包含: ① 39LF400(Flash RO

您可能关注的文档

文档评论(0)

yuzongxu123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档