第3章系统配置和中断1.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章系统配置和中断1

第3章系统配置和中断 介绍系统的配置寄存器和有关中断,并介绍用于增加中断请求容量的外设中断扩展(PIE)寄存器。 3.1 系统配置概述 3.1.1 系统配置概述 系统配置和中断操作的内容包括:系统配置寄存器、中断优先级和中断向量表、外设中断扩展控制器(PIE)、中断向量、中断响应的流程、中断响应的时间、CPU中断寄存器、外设中断寄存器、复位、无效地址检测、外部中断控制寄存器。 LF2407大部分的I/O口是多路复用的,复位时会被上拉为数字输入的模式。 3.1.2 系统配置寄存器 系统控制和状态寄存器,对功能模块进行配置。 系统控制和状态寄存器-SCSR1: 映射到数据存储器空间7018h。 位15: 保留 位14: CLKSRC,CLKOUT引脚输出源选择 0-CLKOUT引脚输出CPU时钟; 1-CLKOUT引脚输出WDCLK时钟 位13-12:LPM低功耗模式选择,指明在执行IDLE 指令后进入哪一种低功耗模式。 00-进入IDLE1(LPM0)模式; 01-进入IDLE2(LPM1)模式; 1x-进入HALT (LPM2)模式。 位11-9:PLL时钟预定标选择,对输入时钟选择倍频系数。 000-4; 001-2; 010-1.33; 011-1; 100-0.8; 101-0.66; 110-0.57; 111-0.5 位8:保留 位7:ADC CLKEN,ADC模块时钟使能控制位 位6:SCICLKEN, SCI模块时钟使能控制位 位5:SPICLKEN, SPI模块时钟使能控制位 位4:CANCLKEN, CAN模块时钟使能控制位 位3:EVBCLKEN, EVB模块时钟使能控制位 位2:EVACLKEN, EVA模块时钟使能控制位 0:禁止模块时钟(节能);1:使能模块时钟,且运行 位1:保留 位0:ILLADR, 无效地址检测位 当检测到一个无效地址时,该位被置1,该位需软件清除,写0即可。初始化时该位写0。 注意:任何无效的地址会导致NMI事件发生。 (2)系统控制和状态寄存器2-SCSR2: 映射到数据存储器空间7019h 。 位15-7:保留位 位6:I/P QUAL,时钟输入限定,它限定输入到DSP的CAP1-6,XINT1-2,ADCSOC以及PDPINTA*/PDPINTB*引脚上的信号被正确锁存时,需要的最小脉冲宽度。脉冲宽度只有达到这个宽度之后,内部的输入状态才会改变。 0-锁存脉冲至少需要5个时钟周期; 1-锁存脉冲至少需要11个时钟周期。 如果这些引脚作I/O,则不会使用输入时钟限定电路。 位5:WD保护位,该位可用软件来禁止WD工作。这位是—个只能清除的位,复位后默认1。通过向这位写1对其清除。 0-保护WD,防止WD被软件禁止。 1-复位时的默认值 位4:XMIF HI-Z。控制外部存储器接口信号(XMIF) 0:所有XMIF信号处于正常驱动模式(即非高阻态) 1:所有XMIF信号处于高阻态 位3:(使能位)。这位反映了BOOTEN*引脚在复位时的状态。 0:使能引导ROM。地址空间0000h-00FFh被片内引导ROM块占用。禁止用FLASH存储器。 1:禁止引导ROM。TMS320LF2407片内FALSH程序存储器映射地址范围为0000h一7FFFh。 位2:(微处理器/微控制器选择)。这位反映了器件复位时MP/引脚的状态。 0:器件设置为微控制器方式,程序地址范围从0000h一7FFFh被映射到片内 1:器件设置为微处理器方式,程序地址范围从0000h一7FFFh被映射到片外(必须外扩外部存储器) 位1-0: SRAM的程序/数据空间选择 0 0 地址空间不被映射,该空间被分配到外部存储器 0 l SARAM 被映射到片内程序空间 1 0 SARAM 被映射到片内数据空间 1 1 SARAM 被映射到片内程序空间,又被映射到片内数据空间 3.2 DSP2407中断组织和结构 3.2.1 DSP2407 中断概述——两层结构 DSP2407需要处理的外部和片内外设产生的中断事件有38个之多,DSP2407的CPU没有如此大的能力和容量在CPU内核这一层次上设置38个中断向量,并安排38个中断服务与之对应。解决之一问题的方法是把38个可引发中断的的事件时间分成6个组,每个组使用1个CPU内核级中断。这6个内核级中断有6个内核级中断向量,使6个组的中断转向6个内核级中断服务程序中去。一旦进入内核级中断服务程序,在细分和判断是由组内那个外设事件引发的,进而转向专为此外设编写的服务程序。 由此可见,DSP2407中断系统的结构分为两个层次。其中,6个内核级中断服务程序和38个外部和片内内外设中断事件对应。分为内核级中断和外设中断。 3.

文档评论(0)

asd522513656 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档