基于SOPC实现扩频信号捕获与跟踪.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SOPC实现扩频信号捕获与跟踪   摘要:本文提出利用FPGA内的嵌入式软核NiosII代替专用DSP处理器和通用控制器,在单片FPGA内实现扩频信号的捕获与跟踪。由于NiosII和外部接口随用户自己配置,使得这种模式重构性好,且避免了PCB板复杂的布线,大大降低了硬件的复杂度。本文详细阐述了这种方法的总体设计方案和详细软硬件的实现过程,最后给出了实时GPS信号捕获跟踪的结果。   关键词:导航;扩频接收机;SOPC;嵌入式软核;NiosII   中图分类号:TN791文献标识码:A文章编号:1007-9599 (2011) 01-0000-02   SOPC-based Implementation of Spread Spectrum Signal Acquisition and Tracking   Du Li   (Inner Mongolia Normal University,Hohhot011517,China)   Bstract:This paper make use of FPGA embedded within the soft-core processors instead of special DSP processor and common controller.In a single FPGA to achieve spread spectrum signal acquisition and tracking.   And external interfaces with the users own configuration,making the reconstruction of this model is good,and the PCB board to avoid the complex wiring and greatly reduce the hardware complexity.This paper describes the overall design of this method and the detailed hardware and software implementation process,given the real-time GPS signal acquisition and tracking results.   Keywords:Navigation;DSSS receiver;SOPC;NiosII   随着超大规模可编程器件(FPGA)的飞速发展,使得在单片FPGA上集成一个复杂系统(SOPC)成为现实。传统扩频接收机中对信号的捕获与跟踪一般采用FPGA+DSP的实现方案,这种方法模式固定,重构性差,同时这种方案还有研发成本高、硬件难度大,终端设备体积相对较大等缺点。本文提出利用FPGA内的嵌入式软核NiosII代替专用DSP处理器和通用控制器,在单片FPGA内实现扩频信号的捕获与跟踪。文中给出了这种实现的总体方案,详细分析了该模式下的匹配滤波器、相关器、载波跟踪环和码跟踪环设计和实现方法,最后给出这个方法对实时的GPS的捕获跟踪结果。实际表明,这种模式下能对扩频信号进行实时捕获跟踪,相对利用FPGA+DSP模式实现的扩频接收机,它具有可重构性好,同时减小了接收机体积,降低了开发难度,缩短了开发周期。结果表明,这种方法能完成扩频信号的实时捕获与跟踪。   一、基于SOPC的扩频接收机方案设计   总体实现方案框图如图1所示,FPGA内部主要分为逻辑部分和嵌入式处理器部分,逻辑部分主要包括有1024阶的匹配滤波器,多通道相关器、时标产生器、接口控制、串口控制器等,嵌入式处理器选用NiosII标准型。两部分相互匹配完成扩频信号的捕获和跟踪。下面将详细介绍各部分的设计方法和实现。   二、匹配滤波器   匹配滤波器的硬件结构如图2所示,它完成解调后的中频信号和本地码的卷积运算。卷积运算有交换率,相应的匹配滤波器在实现上分为横向结构和纵向结构。纵向结构是比较直接的实现方法,解扩后的中频信号在延迟线上流动,本地测距码作为滤波器的抽头系数,这种实现方法需求存储量大,降采样算法复杂,并且最大预检测积分时间受匹配滤波器约束。本文设计采用横向结构,它让测距码在延迟线上流动,并行相关阵列中共有1024个相关节,每一节对应一个码片周期的延迟,可一次完成1024个码相位的搜索。   因匹配滤波器占用资源很大,故所有通道共用一个匹配滤波器。匹配滤波器在使用前通过软件设置将其与一个通道的相关器连接,连接后通道相关器产生的本地测距码和本地载波都送给匹配滤波器。如果信号落在匹配滤波器的某个相关节上,则此节积分结果的幅度相对与其它节较大,软件通过一

文档评论(0)

heroliuguan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8073070133000003

1亿VIP精品文档

相关文档