一种快速响应LDO环路设计.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种快速响应LDO环路设计   摘 要:设计一种带快速响环路的低压差线性稳压器(LDO)。该系统通过电容对高频或快速变化的输出电压反馈回路进行短路,提供一条对输出电压变化的快速响应通路。输出缓冲级为后极调整管提供大的电流输出并提高系统栅极节点的极点频率。该系统具有响应速度快、稳定性高的特点,可广泛应用于不同的低压差线性稳定器。   关键词:LDO;误差放大器;CMRR;快速响应   中图分类号:TN710文献标识码:B   文章编号:1004373X(2008)2002903      Design of a Fast Responsibility LDO Loop Circuit   YANG Xiaofeng1,WANG Weiyong2   (1.Xi′an Microelectronics Technology Institute,Xi′an 710054,China;2.Department of Basic Courses,Jiaozuo University,Jiaozuo,454000,China)   Abstract: A LDO with fast speed of responsibility is presented.The system supplies a fast speed of responsibility to output voltage from capacitor short circuit to the high frequency or fast output voltage.The buffer stage serve as a larger current to the regulator and increase the frequency of gate node.The system presents much more faster responsibility and more stability.It can be widely applied in different LDO.   Keywords:LDO;error amplifier;CMRR;fast speed of responsibility      1 引 言      低压差线性稳压器LDO(Low Drop-Out regulator)在便携式电子设备供电系统中有着越来越   广泛的应用。本文根据LDO 稳压器的结构特点,设计一种快速响应通路,通过对高频或快速变化的输出电压反馈,使误差放大器输出一个大的电压响应。该电路具有响应速度快、稳定性好的特点,可广泛应用于不同的低压差线性稳压器。      2 LDO工作原理      图1是低压差线性稳压器的工作原理示意图。   图1 LDO工作原理示意图   误差放大器一端接基准电压Vref,另一端联接反馈回路,输出端连接调整输出管Mp。通过比较和放大基准电压与反馈电压的差值来控制调整管的栅极电压,以此控制通过晶体管的电流,使电路达到一个稳定地输出电压。      3 误差放大器和缓冲级设计      3.1 简介   图2为电路原理图。   图2 误差放大器的电路图   图2中Vref为基准电压输入;Vfb为采样电压反馈接入端;Vbh,Vbl分别为高低电平偏置;Vout为输出电压反馈。Vo接PMOS调整管栅极。误差放大器比较采样电压Vfb和基准电压Vref,从而改变输出电压Vo,控制调整管的输出电流,实现电压的稳定输出。   M81,M82为差分对输入管。M105,M106为电流镜,作差分对管的负载。M88,M89为尾电流源,分别为差分对管提供偏置电流。R20为差分对管的差分交流电流提供流向地的途径,即R20无共模电流流过,其中点为交流地。Q1,Q98,Q93,Q95,Q9构成电流缓冲器,为调整管栅电容提供大的充放电电流。同时也提高调整管栅极节点的极点频率,即由1/(Roa×Cgs)提高到1/[(2/g)×Cgs],Roa为误差放大器输出电阻,Cgs为调整管的栅极电容,g为Q98,Q9跨导。利用C4,C5两个电容两端电压不能突变的性质,使Q98,Q9的基极电压的变化保持一致,使电路更加稳定。   对于直流或低频Vout信号,M83~M86不会引起压差放大器输出信号的变化。但由于旁路电容C1使M83的源极高频短路,对于Vout信号的快速变化,M83~M86将在压差放大器的输出端产生很大的非平衡交流电流,从而造成较大摆幅的输出电压变化。这大大提高了压差放大器对高频或快速变化的Vout信号的响应速度。   C3与M81的源极和缓冲级中的Q98的基极相连。对于大信号,如果将共源连接的M81管看

文档评论(0)

yingzhiguo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5243141323000000

1亿VIP精品文档

相关文档