补微机系统原理与接口技术.ppt

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
补微机系统原理与接口技术

第一章 微机系统组成及原理 1.1 信息在计算机中的表示 1.2 计算机发展概况 1.3 微机系统结构与工作原理 1.4 微机硬件 1.5 微机软件 1.6 嵌入式系统 1.1.1 计算机中的数据类型 数据在内存的存储方式 1.1.2 机器数与真值 对于带符号数(二进制表示),计算机用最高位表示符号:“0”表示正,“1”表示负,余下的位表示值。 符号被数码化的带符号数称为机器数。常用原码、反码和补码表示。 微机中用补码表示带符号数 例:+22106= 101 0110 0101 1010B为真值 而相应的机器数为 0101 0110 0101 1010B=565BH 1.1.3 原码、反码与补码 原码、反码与补码之间的关系 例:真值的求解 将一个用补码表示的二进制数转换为十进制数。 1) [X]补 = 0 0101110B 真值为:+0101110B 正数         所以:X=+46 2) [X]补 = 1 1010010B 负数 X = [[X]补]补 = 补 = - 0101110B 所以:X = - 46 1.1.4 定点数与浮点数 微机系统的三种浮点数类型 1.1.5 计算机中常用码制 ASCII字符表 3. 中文编码 1.2 微机发展概况 摩尔定律 CPU性能每18个月增加一倍 摩尔定律 晶体管数目每两年增加一倍 1.3.1 微机系统结构 微处理器系统的总线结构 微处理器系统的总线结构 总线结构 数据总钱DB(Data Bus)用来传输数据信息,是双向总线,CPU既可通过DB从内存或输入设备读入数据,又可通过DB将内部数据送至内存或输出设备。 地址总线AB(Address Bus)用于传送CPU发出的地址信息,是单向总线。目的是指明与CPU交换信息的内存单元或I/O设备。 控制总线CB(Control Bus)用来传送控制信号、时序信号和状态信息等。其中有的是CPU向内存和外设发出的信息,有的则是内存或外设向CPU发出的信息。可见,CB中每一根线的方向是一定的、单向的,但作为一个整体则是双向的,所以在各种结构框图中,凡涉及到控制总线CB,均以双向线表示。 微机总线结构 1.3.3 指令概述 分析指令阶段的任务是将IR中的指令操作码译码,分析其指令性质。如指令要求操作数,则寻找操作数地址。 执行指令阶段的任务是取出操作数,执行指令规定的操作。根据指令不同还可能写入操作结果。 微型机程序的执行过程实际上就是周而复始地完成这三阶段操作的过程,直至遇到停机指令时才结束整个机器的运行。 1.3.4 指令示例 指令执行过程图 1.4 微机硬件 字长 计算机内部一次可处理的二进制数的位数。取决于微处理器内部通用寄存器的位数和数据总线的宽度。字长越长,则表示的数据精度越高,完成相同精度的数据运算速度越快 微机系统的主要性能指标 存储器容量:内存和外存,通常以字节为单位。 内存:微处理器的寻址空间和实际配置的存储器容量(内存条容量)。 外存:硬盘容量。 1K=210=1024;1M=220=1024K;1G=230=1024M;1T=240=1024G 1.4.2 微型计算机先进技术 1 微程序控制技术 微型计算机先进技术 流水线技术是一种将每条指令分解为多步,并让各步操作重叠进行,从而实现几条指令并行处理的技术。 微型计算机先进技术 4 高速缓冲存储器技术 为了加快运算速度,普遍在CPU与常规主存储器之间增设了一级或两级高速小容量存储器(Cache)。将将要执行的指令和数据复制到缓存中,加快执行速度。 微型计算机先进技术 6 乱序执行(out-of-order execution) 1.4.3 微机系统组成 1 存储器 2.外设及输入输出接口 1.4.4微机系统组成结构举例 微处理器 采用I 925X的主板 4条DDR2内存插槽 在双通道内存模式下925x芯片组最高可以提供8.5GB/s的带宽 PC8374L Super I/O芯片具备风扇监控和控制功能,具备Heceta6兼容寄存器组,可通过 LPC端口以及SMBus端口进行访问;南桥芯片扩展功能(主要提供对flash的读写操作以及软驱控制功能),支持电源管理,支持并口,串口,红外口和一个键盘鼠标控制器,芯片采用128针PQFP封装。 Agere的双端口1394a PHY(物理层)/Link(链路控制器),其支持100/200/400Mbps的数据传输速率,这是一颗比较常见的IEEE 1394控制芯片。 板载

文档评论(0)

sunshaoying + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档