- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
从知识点掌握到应用系统构建的微机接口课程设计规划及实现
摘要:本文介绍一款廉价的积木化微机接口课程设计组件,该组件紧密结合理论课教学内容与进度,贯穿实际应用及工程设计知识,由浅入深,最终由微机功能部件的知识点逐步扩展到微机应用系统构建的知识面。
关键词:微机接口;课程设计;知识点;设计模块;系统构建
中图分类号:G642 文献标识码:A
1绪论
“微机原理与接口技术”课程既是一门原理性很强的专业基础类课程,同时也是一门工程性很强的应用技术类课程。它要求学生在理解微型计算机的系统结构与组成、相关功能部件的基本结构特点及工作原理的基础上能够掌握微型计算机内主要功能部件与微处理器的硬件连接方法及编程。多年来,国内的大部分高校在实践环节的安排上都采用了基于某种实验平台(开发板或实验箱)的实验方法。而这些实验平台的一个共同特点是,内部的全部或大部分的电路已经连接好,尽管有些实验平台提供了少量的电路连线由学生连接,但由于主要的电路连接模式已经固定,所以只能进行一些验证性实验项目,几乎没有什么设计实现上的灵活性可供学生选择。学生在按部就班完成各单元实验后,主要理解和掌握的是各单元功能部件的工作原理、接口及编程方法,而无法从系统的角度明晰各功能部件的作用,例如我们在对传统实验完成较好的学生所进行的调查中发现,当他们顺利做完所有的实验后基本上无法回答本微计算机实验系统“哪些功能部件在什么情况下是必要的”等有关系统整体结构实现方面的问题。为此,我们从2002年开始尝试设计一套与理论教学同步进行的课程设计实训体系,并且以最终完成一个小的微机应用系统的设计为目标,分阶段、分知识点模块(积木模块)实施的的课程设计方案。以下是具体的课程设计内容及要求。
2基于知识点的各积木功能模块划分
由于不同的专业对于微机与接口技术这门课的要求有所不同,所以首先我们结合本校相关专业的要求,将实训体系的教学目标定位为面向微计算机系统构成及其典型接口电路软硬件设计基本原理和方法的掌握以及工程实现技能的培养。另外在考虑学生接受能力以及课时数限制等因素,规划一套从知识点到知识面的实现线路,按照构建一个微机小系统的主要功能模块及实现顺序,制定了以下的主要知识点:
(1) 微机硬件核心及独立三总线形成,局部总线和系统总线,总线的共享
(2) 存储器地址译码,I/O口地址译码
(3) 并行接口功能及应用
(4) 定时器、计数器功能及应用
(5) 中断系统构成及应用
(6)A/D、D/A接口电路及应用
(7) 串行通信接口电路及应用
在确定知识点后的一个重要工作是规划具体实施方案,主要考虑与理论课内容的配合以及项目的可操作性和可实现性。
(1) 每个课程设计项目的实施在时间上尽量与理论课授课时间保持同步,时间为两周。
(2) 设计项目需要的元器件都是市面上易于购买且价格低廉的常用器件。
(3) 每个项目的内容保证大多数同学在规定时间可以设计制作完成。
基于以上知识点及实现原则规划的各积木功能模块见图1。
3各积木功能模块的设计实现要点
3.1微机硬件核心设计模块
(1) 设计内容及主要功能电路
8088最小工作模式选择:MN/MX引脚=高电平
地址及数据线的分离及项相应的电路实现:地址锁存器74373及独立地址线A19~A0生成,数据收发器74245及数据D7~D0的选通和双向传输,控制信号线ALE、DEN、DT/R的作用。
CPU时钟、复位信号、READY信号的提供:时钟发生器8284,晶振电路,复位电路,处理器主时钟CLK及外设时钟PCLK,READY信号作用。
(2) 工程设计知识
74LS到74LVC各系列器件的主要性能及应用选择,低电平驱动和高电平驱动的差别,电路无用引脚的处理,上拉、下拉电阻运用,总线共享原则,微机硬件核心工作状态判定,电路抗干扰常用措施,示波器及逻辑分析仪运用。
3.2存储器地址译码,I/O口地址译码
(1) 设计内容及主要功能电路
存储器地址空间与外设地址空间译码时的区分方法:M/IO信号运用。
按照特定地址对地址信号进行的片选及片内选择信号划分:基于3/8译码器74138或GAL16V8的高位地址线片选信号译码方法,低位地址线提供片内单元寻址。
存储器地址译码实现:一片128K×8位的FLASH ROM 29EE010和一片128K×8位的RAM HM628128由一片74138实现存储器地址译码。
外设口地址译码实现:A5~A3作为片选译码输入,A2~A0片内选择。一片74138实现8个外设片选信号译码。
文档评论(0)