基于可重构系统的时域划分技术的研究.docVIP

基于可重构系统的时域划分技术的研究.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于可重构系统的时域划分技术的研究   摘要:可重构计算是一种介于ASIC和通用微处理器之间的新的提升计算机性能的方法,对于数字信号处理、流媒体技术、图像压缩、密码学、生物信息处理等计算密集型方面的应用,可重构计算技术可以发挥巨大的优势。基于具有较少重构时间的实时可编程逻辑器件(如FPGA)的用户可编程性,其可作为多种硬件资源使用。如果其配置信息可以迅速更改,则由逻辑器件实现的硬件功能也可实现迅速切换。硬件资源的大小是有限的,那些超过器件有效硬件资源的较大任务需要通过时域划分来解决。该文对可重构计算以及时域划分的定义、分类,国内外研究现状和常见的研究方法做了详细的描述,并综合分析了一系列时域划分算法并进行了相关比较。   关键词:时域划分;可重构计算;现场可编程门阵列(FPGAs);数据流图   中图分类号:TP301文献标识码:A 文章编号:1009-3044(2011)04-0910-03   The Research on the Temporal Partitioning Based on Reconfigurable System   ZHOU Zhou   (Tongji University, Shanghai 201804, China)   Abstract: Reconfigurable computing is a new method between ASIC and GPP to improve the performance of the computer, which could be used to the application about Digital Signal Processing, the technology of Stream Media, Image Data Compression, Cryptology, Bioinformation and so on. Chips based on runtime programmable logic devices (such as the case of FPGAs--field programmable gate arrays) with low reconfigurable time is programmable by users, so it could be used as various hardware resources. If we could change the reconfiguring information of the devices quickly, the switching of hardware function can be realized by logic devices. As the hardware resource is limited, the large scale task which exceed the available hardware resources should be temporal partitioned. This paper introduces the definition, classification, the research status internal and oversea and some general research methods. We also analyse some of temporal partitioning methods and compare them with each other.   Key words: temporal partition; reconfigurable computing; FPGAs; DFG   1 概述   现今,随着计算机技术和应用的飞速发展,人们对计算机性能的要求也是越来越高。长期以来,人们通常使用两种方法以获得其性能上的提高:一种是使用专用集成电路(Application Specific Integrated Circuits, ASIC),这种方法具有很高的执行速度和运算精度,但是它缺乏灵活性,功能单一,一旦设计制造完成,就只能支持某个或者某类固定的算法,要想实现不同的算法必须得重新设计集成电路,同时ASIC的设计流程复杂,随着集成电路呈指数级增长,系统出错的可能性也在增加,这都会带来设计周期的延长和研发成本的增加;另一种是使用通用微处理器(General-Purpose Processor, GPP),通过软件来实现算法,这种方法灵活性高,但指令的串行执行以及指令集的有限性使得GPP的性能并不理想,对于实时性要求高的应用,软件的方法难以满足

文档评论(0)

heroliuguan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8073070133000003

1亿VIP精品文档

相关文档