本科27C54x的硬件设计.pptVIP

  1. 1、本文档共136页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本科27C54x的硬件设计

2003.2.16 DSP原理及应用 1. 电源引脚 2.时钟引脚 3.控制引脚 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (1) DSP基本系统设计 TMS320VC5409的基本引脚连接如图。 TMS320VC5409 +3.3V +1.8V +3.3V 2.2P 2.2P DSP RS DVDD CVDD INT0 BIO INT1 HOLD INT2 READAY INT3 RS NMI X2/CLKIN CLKMD1 CLKMD2 X1 CLKMD3 MP/MC VSS 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (2)电源设计 TMS320VC5409芯片需要双电源供电,电压分别为+3.3V和+1.8V。 TI公司的电源芯片TPS73HD318能提供固定电压的双电源,其输出电压分别为3.3V和1.8V,每路电源的最大输出电流为750mA,并且带有宽度为200ms的低电平复位脉冲,可直接接到DSP芯片的复位端。 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (3)语音编码/译码电路的设计 语音编码/译码电路包括信号放大滤波器、语音编码器和语音译码器。主要是对输入的低功率语音信号进行放大滤波,输出具有一定功率能驱动负载的语音信号,然后再对语音信号进行编解码。 信号放大滤波电路选用LM356运算放大器,该放大器的输入性能要好于通常的运算放大器,可用于采样和同步电路、快速的ADC和DAC、宽带、低噪声等放大器。 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (3)语音编码/译码电路的设计 编解码芯片采用MOTOROLA公司生产的MC3418。这种芯片主要应用于低速传输数码率的数字电话通信设备和?M程控数字交换机中。 为实现全双工操作,该模块采用两片MC3418,分别组成语音编码器和语音译码器。 语音编码电路由MC3418芯片和LM356组成的信号放大滤波电路构成。 在语音译码电路中,根据语音接收放大滤波电路的特点,选用低功率音频放大器LM386,电压增益范围为20~200。 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (3)语音编码/译码电路的设计 语音编码电路结构如图。 1K 2K 1.8K 600 1.5K 600 510 10K 10K 1.3K 2.4M 18K 3.3K 0.33 0.1 0.1 0.33 47?F 0.1 0.022 +12V -12V + - LM356 MC3418 Vcc CLK 数字输出 语音输入 + ANI VCC ANF CLK DTH DOUT DIN   COIN V+/2 E/D ANO SYL Vref GC FIL GND 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (3)语音编码/译码电路的设计 语音译码电路结构如图。 600 1.5K 600 510 10K 10K 1.3K 2.4M 18K 3.3K 0.33 0.1 0.1 0.33 47?F 0.05 MC3418 Vcc CLK 33 10K +5V - + LM386 语音输出 + 数字输入 10 100?F + DIN VCC ANF CLK DTH DOUT ANI   COIN V+/2 E/D ANO SYL Vref GC FIL GND 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (4)总线驱动器BUFFER的设计 总线驱动器用于提高总线的驱动能力,以便扩展足够的外设。 本模块采用16位总线驱动器SN74LVTH16245,可与TMS320VC5409的地址、数据总线匹配,工作电压为3.3V,可以承受0~7V输入电压,能与3.3V的TMS320VC5409和5V的TTL设备兼容。 第8章 TMS320C54x的硬件设计 3.各单元模块的设计 (5) FLASH存储器的设计 TMS320VC5409为ROM型DSP芯片,用户的运行程序和数据在掉电后不能保留,因此,DSP芯片需要扩展FLASH存储器,来保存系统运行的程序和数据。 系统上电时,在引导程序的控制下,FLASH存储器中的数据自动加载到高速DSP的片内RAM中

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档