EDA设计——序列检测器的设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA设计——序列检测器的设计

EDA课程设计 设计题目:序列检测器的设计 指导老师:张广忠 张薇 序列检测器的介绍 序列检测器用于检测一组或多组由二进制组成的脉冲序列信号,在数字通信中有着广泛的应用。当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的8位二进制码相同,则输出1,否则输出0。由于这种检测器的关键在于正确码的收到必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置的对应码相同。在检测过程中,任何一位不相等都将导致回到初始状态重新开始检测。 附加功能 本次设计中不但完成了对VHDL程序中预设的序列检测。我们组还设计:数码显示被检测数(十六进制);并对被检测数据(二进制)统计其连续0的个数,规定该被检测数据中只能有一串连0出现,即8位串行数据中0是相邻的。否则,认为数据无效,连0计数器清0,并且给出错误提示信号,即D8点亮,表示该被检测数据不合法! 此功能可用于通信系统编码时,对一组串行二进制码若出现太多0码的检测。 设计原理 在状态连续变化的数字系统设计中,常常采用状态机进行设计。这样不仅有利于提高设计效率,增加程序的可读性,而且可以减少错误的发生率。同时,状态机的设计方法也是数字系统中一种最常用的设计方法,因而有必要掌握。下面用状态机设计一个电路完成已预置的序列数的检测。 顶层设计原理图 连续0数统计仿真图 序列检测仿真图 顶层仿真图 * * 组员:宋成发 克彩霞 彭亚伟 *

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档