- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机系统DA转换模块设计
单片机系统D/A转换模块设计
设计目的
通过本设计,掌握单片机与D/A转换器的扩展设计。
二、设计内容和要求
1、设计技术要求
(1)DA转换器通道:4
(2)DA转换器位数:12
(3)输出电流4~20mA
2、设计内容
(1)设计地址译码电路、读写控制电路;
(2)选择DA转换器件和必要译码控制器件;
(3)DA转换器通道扩展的设计
(4)VI转换电路
(5)用Keil uVison编写设计程序,并编译生成.HEX文件。用Proteus绘制硬件电路原理图,并添加软件程序进行仿真测试。
(6)写出设计总结报告。
三、设计方案
3.1硬件设计
3.1.1)硬件设计流程图如图3.1所示
图3.1硬件设计流程图
3.1.2)模拟量输出DA通道
模拟量输出通道(称为D/A通道或AO通道)构成--一般是由接口电路、数/模转换器(简称D/A或DAC)和电压/电流变换器等;
模拟量输出通道共享D/A结构如图3.2所示
图3.2 共享DA结构
3.1.3)共享DA结构的特点:
1、多路输出通道共用一个D/A转换器
2、每一路通道都配有一个采样保持放大器
3、 D/A转换器只起数字到模拟信号的转换作用
4、采样保持器实现模拟信号保持功能
5、节省D/A转换器,但电路复杂,精度差,可靠低、占用主机时间
3.1.4)D/A转换器的性能指标
D/A转换器性能指标是衡量芯片质量的重要参数,也是选用D/A芯片型号的依据。主要性能指标有:
(1)分辨率
分辨率--是指 D/A 转换器能分辨的最小输出模拟增量,即当输入数字发生单位数码变化时所对应输出模拟量的变化量,它取决于能转换的二进制位数,数字量位数越多,分辨率也就越高 。其分辨率与二进制位数n呈下列关系:
分辨率 = 满刻度值/(2n-1)=VREF / 2n
(2)转换精度
转换精度--是指转换后所得的实际值和理论值的接近程度。它和分辨率是两个不同的概念。例如,满量程时的理论输出值为10V,实际输出值是在9.99V~10.01V之间,其转换精度为±10mV。对于分辨率很高的D/A转换器并不一定具有很高的精度。
(3)偏移量误差
偏移量误差--是指输入数字量0时,输出模拟量对于零的偏移值。此误差可通过D/A转换器的外接VREF和电位器加以调整。
(4)稳定时间
稳定时间--是描述D/A转换速度快慢的一个参数,指从输入数字量变化到输出模拟量达到终值误差1/2LSB时所需的时间。显然,稳定时间越大,转换速度越低。对于输出是电流的D/A转换器来说,稳定时间是很快的,约几微秒,而输出是电压的D/A转换器,其稳定时间主要取决于运算放大器的响应时间。
3.1.5)12位DAC1210芯片
(1) DAC1210性能
DAC1210--是一个12位D/A转换器,电流输出方式,其结构原理与控制信号功能基本类似于 DAC0832。由于它比 DAC0832多了4条数据输入线,故有24条引脚,DAC 1210内部原理框图如图2-4所示,其同系列芯片DAC1208、DAC1209可以相互代换。
(2) DAC1210工作原理
DAC1210内部有三个寄存器:
一个8位输入寄存器,用于存放12位数字量中的高8位DI11-DI4;一个4位输入寄存器,用于存放12位数字量中的低4位DI3 -DI0;
一个12位DAC寄存器,存放上述两个输入寄存器送来的12位数字量;
12位D/A转换器用于完成12位数字量的转换。
由与门、非与门组成的输入控制电路来控制3个寄存器的选通或锁存状态。其中引脚(片选信号、低电平有效)、(写信号、低电平有效)和BYTE1/(字节控制信号)的组合, 用来控制 8 位输入寄存器和 4 位输入寄存器。
图3.3 DAC1210原理框图及引脚
当CS、WR1为低电平“0”,BYTE1/为高电平“1”时,与门的输出LE1、LE2为“1”,选通 8 位和 4 位两个输入寄存器,将要转换的12位数据全部送入寄存器;当BYTE1/为低电平“0”时,LE1为“0”,8位输入寄存器锁存刚传送的 8 位数据,而LE2仍为“1”,4 位输入寄存器仍为选通,新的低 4 位数据将刷新刚传送的 4 位数据。因此,在与计算机接口电路中,计算机必须先送高 8 位后送低 4 位。XFER(传送控制信号、低电平有效)和WR2(写信号、低电平有效)用来控制 12 位DAC寄存器,当XFER和WR2同为低电平“0”时,与门输出LE3为“1”,12 位数据全部送入DAC寄存器,当XFER和WR2有一个为高电平“1”时,与门输出LE3即为“0”,则12位DAC寄存器锁存住数据使12位D/A转换器开始数摸
文档评论(0)