[工学]13-1双稳态触发器.pptVIP

  • 3
  • 0
  • 约4.57千字
  • 约 36页
  • 2018-03-28 发布于浙江
  • 举报
[工学]13-1双稳态触发器

第十三章 触发器和时序逻辑电路 3. JK 触发器或D触发器转换成T或T 触发器 图中,JK触发器    ━━ 转换成T 触发器 由于:J=K=1     四、T触发器和触发器的转换 3. JK 触发器或D触发器转换成T或T 触发器 图中,D触发器    ━━ 转换成T 触发器 由于:     四、T触发器和触发器的转换 五、集成触发器的型号 市场上主要供应JK触发器和D触发器: 因为JK触发器功能最齐全,D触发器使用最方便,并且都可以转换成其他类型的触发器。 在讲述各种触发器的电路组成和逻辑功能时,往往用与非门等门电路作为单元电路,而实际生产的集成数字电路元器件中,触发器就是其中的一个系列品种。 五、集成触发器的型号 TTL型集成触发器有: CT4175或74L5175为四上升沿(触发)D 触发器; CT4112双下降沿JK 触发器; CT1074或CT4074双上升沿D 触发器。 MOS型集成触发器有: CC4013双上升沿D 触发器; CC4027双上升沿JK 触发器。 五、集成触发器的型号 * 特点:电路在某个时间的输出值(状态)仅仅取决于同一时间的各输入值(状态)。 组合逻辑电路 数字电路 时序逻辑电路 特点:电路在某个时间的输出值(状态)不仅取决于当时的各输入值(状态),而且还和电路以前的状态有关。 组合逻辑电路 数字电路 时序逻辑电路 具有记忆功能的逻辑单元,它的输出端有两种可能的稳定状态,可用来输入和存储二值逻辑的 0态或1态。 要求电路中有能够记忆(存储)原有状态(0态或1态)的单元电路。 触发器━━ 门电路组成 触发器组成    ,字母上的一横表示低电平有效。 13-1 双稳态触发器 一、RS触发器 1. 基本RS触发器 (1)电路的组成和逻辑功能 规定: 即以Q端的状态作为触发器的状态。 Q=1,  为整个触发器的1状态; Q=0,  为整个触发器的0状态; 置1端或置位端 置0端或复位端 一、RS触发器 1. 基本RS触发器 0 1 逻辑状态表 不定 0 0 不变 1 1 1 0 0 1 0 1 1 0 Q 输出 输入 0 1 1 0 0 1 “不定”是指当输入信号取消后,输出状态是随机的。 注 一、RS触发器 1. 基本RS触发器 图中小圆圈在输出端表示逻辑非,在输入端表示低电平有效。 注 一、RS触发器 1. 基本RS触发器 (2)应用举例 可用由门电路和触发器组成的逻辑电路,来实现带有自锁、互锁环节的继电器的控制作用。 设计由与非门、基本RS触发器等元器件组成的数字式两人竞赛抢答电路。 解 例题 图中 SB1、SB2━━   两个参赛人的(动断)按钮; HL1、HL2━━    对应的信号灯; SB━━    主持人按钮。 一、RS触发器 1. 基本RS触发器 (2)应用举例 设计由与非门、基本RS触发器等元器件组成的数字式两人竞赛抢答电路。 解 例题 可以看出: 主持人按一下SB T1、T2截止 HL1、HL2均不亮 Q1=Q2=0 1. 基本RS触发器 (2)应用举例 设计由与非门、基本RS触发器等元器件组成的数字式两人竞赛抢答电路。 解 例题 在开始抢答后,若SB1先按: T1导通 HL1亮 Q1=1 SB2失效(实现互锁)  由于触发器有记忆功能,SB1停按后,Q1=1保持不变(实现了自锁),HL1继续亮,直到主持人复位。 一、RS触发器 一、RS触发器 1. 基本RS触发器 (2)应用举例 设计由与非门、基本RS触发器等元器件组成的数字式两人竞赛抢答电路。 解 例题 同理,若SB2先按: T2导通 HL2亮 Q2=1 SB1失效(实现互锁)  并在SB2停按后,Q2=1保持不变(实现了自锁),HL2继续亮,直到主持人复位。 一、RS触发器 2. 同步RS触发器 在数字电路中为了协调各有关逻辑部件的动作,通常要求触发器都受同步脉冲信号控制,有节拍地反应同一时刻的输入状态,这个同步脉冲信号称为时钟脉冲(信号)。 在同步时钟脉冲作用下才按输入信号改变状态的触发器。 时钟脉冲(CP)━━ 同步触发器(或时钟触发器)━━ 一、RS触发器 当CP=0时,G3、G4两输入门关闭(称为封锁),输入信号R、S不起作用。触发器维持原状态不变。 (1)逻辑电路和逻辑符号 当CP=1时, G3、G4两输入门开放, R、S两端的输入信号能经过G3、G4两门作用于基本RS触发器上。触发器的状态将随R、S状态的变化而变化。 2. 同步RS触发器 一、RS触发器 (2)逻辑功能(当CP=1时) 逻辑状态转换表 1 0 0 1 不定 1 1 Qn 0

文档评论(0)

1亿VIP精品文档

相关文档