电路电子技术 常用组合逻辑电路介绍
例8-10 设X、Z均为3位二进制数,X为输入,Z为输出,要求二者之间有下述关系:当3≤X≤6时,Z = X+1;X<3时,Z = 0;X>6时,Z = 3。 试用一片3/8线译码器构成实现上述要求的逻辑电路。 解 (1)按题意列出真值表,如表8-12所示。 (2)由真值表写出输出Z的表达式。 (3)确定译码器输入逻辑变量。 令 A2A1A0 = X2X1X0 (4)写出译码器输出逻辑表达式(略)。 (5)把Z2、Z1、Z0与译码器输出逻辑表达式相比较得: (6)画出逻辑图如图8-20所示。 输 入 输 出 Z3 Z2 Z1 Z0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 Y10 Y11 Y12 Y13 Y14 Y15 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 X X X X X X X X X X X X X X X 1 0 X X X X X X X X X X X X X X 1 1 0 X X X X X X X X X X X X X 1 1 1 0 X X X X X X X X X X X X 1 1 1 1 0 X X X X X X X X X X X 1 1 1 1 1 0 X X X X X X X X X X 1 1 1 1 1 1 0 X X X X X X X X X 1 1 1 1 1 1 1 0 X X X X X X X X 1 1 1 1 1 1 1 1 0 X X X X X X X 1 1 1 1 1 1 1 1 1 0 X X X X X X 1 1 1 1 1 1 1 1 1 1 0 X X X X X 1 1 1 1 1 1 1 1 1 1 1 0 X X X X 1 1 1 1 1 1 1 1 1 1 1 1 0 X X X 1 1 1 1 1 1 1 1 1 1 1 1 1 0 X X 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 X 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 3)3-8译码器的扩展:把一个3-8译码器扩展成4-16译码器 8-3优先编码器扩展成16-4 S1=0 S2=0 S2=1 S1=1 用两片74LS138译码器构成4线—16线译码器 A3 =0时,片Ⅰ工作,片Ⅱ禁止 A3 =1时,片Ⅰ禁止,片Ⅱ工作 扩展位控制 使能端 3). 应用举
您可能关注的文档
最近下载
- 地面拆除施工方案范文.docx VIP
- 部编版四年级下册道德与法治教案(全册) .docx
- 电梯维保合同终止协议书通用8篇.docx VIP
- JTP-12×1.2矿用提升绞车设计计算书.doc VIP
- 党员干部个人组织生活会个人对照(学习贯彻党的创新理论方面;加强党性锤炼方面;联系服务职工群众方面;发挥先锋模范作用方面;改作风树新风等方面)存在的问题清单及整改措施.docx VIP
- 渔业资源与渔场学全套教学课件.pptx VIP
- 六篇2025年度民主生活会对照检查(五个带头).docx VIP
- 公司检验员员工岗位矩阵图.doc VIP
- 监理教材精讲概论(完整)--在线版.pptx VIP
- TCACM001—2017中药品质评价方法指南.pdf VIP
原创力文档

文档评论(0)