信号完整性分析实验.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
信号完整性分析实验.doc

信号完整性分析 实验报告 2011-6-11 目录 实验一 反弹图像的仿真 1 实验二 上升沿时间与端接电阻对尾端电压的影响 6 实验三 传输线长度对末端信号的影响 12 实验四 带端接电阻传输线的源端信号仿真 16 实验五 容性终端反射仿真 21 反弹图像的仿真 实验目的 本实验要适用LineSim证明课本中的例子,书中8.5节Bounce Diagram ,如下图: 实验设置 点击File New LineSim SchematicCell-Based 1. 信号发送端和接收端选择: 在输入输出上点击右键,再点击Select IC Model: 2. 电阻和传输线: 左键点击电阻和传输线,再在电阻和传输线上点击右键,修改参数值: 3. 仿真窗口设置,选择 Driving Waveform中的Rising Edge IC Modeling中的fast-strong Show 中的previous result去掉 Horizontal 中的Scale 改为5ns/dev 实验步骤 1. 先设传输线50ohms,末端开路,则如下图所示: 2. 点击Start simulate 3. 末端电路接入匹配负载50ohms后,原理图为: 实验结果及分析 末端负载不匹配: 分析: 由图可以看出由于末端负载不匹配,所以产生了反射,造成波形产生了 振铃现象。 并且由反射系数公式可以大致推算出反射系数,由于负载无穷大,则反射系数应当为1。 2. 接50ohms负载电阻后的仿真结果: 分析:可以看出,反弹基本上消除掉了,此时由于匹配的负载电阻的作用, 反射系数变为0了。 上升沿时间与端接电阻对尾端电压的影响 实验目的 本实验要证明课本中的例子,书中8.6节Simulating Reflected Waveforms,当改变上升沿时间与端接电阻时,得到尾端的电压图,即图Figure 8-11. Examples of the variety of imulations possible with SPICE. Top: for a 10-Ohm driver and 50-Ohm characteristic-impedance line, showing the far-end voltage with different rise times for the signal. Bottom: changing the series-source terminating resistor and displaying the voltage at the far end, 如下图: 实验设置 点击File New LineSim SchematicCell-Based 1.信号发送端和接收端选择: 在输入输出上点击右键,再点击Select IC Model,选择Generic.MOD中的Driver。 2.电阻和传输线: 左键点击电阻和传输线,再在电阻和传输线上点击右键,修改参数值为电阻0ohms和传输线50Ohms。 3. 仿真窗口设置,选择 Driving Waveform选择Rising Edge IC Modeling先后分别选择Slow 、Tipical、Fast Show 中的previous result去掉 Horizontal 中的Scale 改为2ns/dev 实验步骤 1. 先设端接电阻0Ohms,传输线50ohms,0.5ns延时,末端开路,如下图所示: 2. 改变上升沿的时间,观察传输线远端电压: 选择IC Modeling中的Slow-weak,并进行仿真,然后再改选IC Modeling中的Tipical,和Fast-Strong , 分别进行仿真。 3.改变端接电阻0Ohms、50Ohms和100Ohms,仿真远端电压: 选择IC Modeling中的Fast-Strong ,然后改变端接电阻0Ohms、50Ohms和100Ohms,仿真远端电压: 实验结果及分析 上升沿时间影响: Slow-weak: Tipical: Fast-Strong: 端接电阻的影响: 100Ohms: 50Ohms 0Ohms 分析及结论: 上升沿越陡峭,上升时间越短,包含的高频分量越多,带宽越大,在这种情况下,由不匹配造成的反射形成的振铃现象就越明显越大,所以这就告诉我们如果信号频率越高,带宽越大,上升沿越短,则对匹配的要求就越大; 2. 从3个端接电阻0、50、100Ohms的改变,可以看出,当50Ohms时反射最小,完全匹配,可以完全避免这种振铃现象。 传输线长度对末端信号的影

文档评论(0)

czy2014 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档