基于FPGA的幅频均衡功率放大器.docVIP

  • 4
  • 0
  • 约1.58万字
  • 约 32页
  • 2018-03-29 发布于河南
  • 举报
基于FPGA的幅频均衡功率放大器

重庆三峡学院 毕业设计(论文)1 引言 1 1.1 课题背景及意义 1 1.2 国内外研究现状概述 1 2 方案论证 2 2.1 设计要求 2 2.2 滤波器原理 2 2.3 设计方案 3 2.3.1前置放大器的设计 3 2.3.2数字均衡方法比较与选择 3 2.3.3功率放大器 4 2.4方案确定 5 3 硬件电路设计 5 3.1 前置放大电路 5 3.2 带阻网络 6 3.3 幅频均衡 7 3.4 D类功率放大器 10 4 软件设计 11 4.1 开发工具DSP Builder介绍 11 4.2 FIR滤波器的设计 13 4.2.1 FIR滤波器的 13 4.2.2 FIR滤波器的 13 4.2.3使用FIR IPCore设计FIR滤波器 20 5 系统测试 24 5.1 测试仪器 24 5.2 测试结果 25 5.2.1 V1端测试 25 5.2.2 V2端测试 25 5.2.3 V3端测试 25 5.2.4 Vo端测试 25 5.2.5 误差分析 26 6 结论 26 致谢 26 参考文献 28 基于FPGA的波形识别技术的研究 张德超 重庆三峡学院应用技术学院电子信息工程专业07级 重庆万州 404000 摘要:设计并制作一个数字幅频均衡功率放大器。模拟无线系统的信道对信号损失后又通过数字幅频均衡器还原信号的过程。该系统包括前置放大、带阻网络、数字幅频均衡和低

文档评论(0)

1亿VIP精品文档

相关文档