- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章并行通信和接口3
6.4 并行通信和并行接口 6.5 可编程并口8255A 6.5.2 8255A芯片引脚 P250 6.5.3 8255A的控制字 6.5.4 8255A的工作方式 6.5.5 8255A的应用举例 * * 一、并行通信 把一个字符的各位通过各自的通信线同时传输的方法。显然在相同的波特率下,并行传输的速度比串行高,但需要连接的电缆也成倍地增加,只适合在短距离的场合。有的书将并行连续不断的传送称同步,用应答方式断续传送称异步。 二、并行接口 实现并行通信的接口,分单向(单工),双工(需2组电缆),半双工等方式。 第六章 串并行接口 (2) 1 三、并行接口的原理 P247 仍然采用与CPU侧和与外设侧相连的分析方法: ① CPU从外设读入数据的过程: 外设准备好的数据,利用“数据输入准备好”信号,将数据装入接口的数据寄存器,接口则通过“数据输入准备好回答”告之外设,数据已收到,并将原“数据输入准备好”的信号拆除。数据输入后会影响接口状态寄存器中的某一位,因此可以:a) 通过CPU查询该位,决定是否将输入的数据取走,一旦取走,通过“数据输入准备好回答”告之外设,数据已取走,可发送下一个。b) 利用它作中断请求,用中断的方法来读入数据。 第六章 串并行接口 (2) 2 ② CPU向外设写出的过程与输入的过程类似. CPU先检查接口中的状态寄存器,看输出寄存器是否空,是则往其中写入一数据。写入后,接口会向外设发出“输出准备好”信号,并利用此信号将数据发送到外设,外设收到后,用 “数据输出应答”告之接口,数据收到,且使状态寄存器中相应状态位表示“空”,则又可以开始下一字符的写出。 第六章 串并行接口 (2) 3 在工业控制中,利用并口的高速度,广泛地直接使用它作外界信号的获取和控制信号的输出,而串口则用于构造一个与上位机联络的通信网,负责各台单机间及与主机的信号的交换。 6.5.1 8255A的内部结构 P249 第六章 串并行接口 (2) 4 1、8255A有3个(A,B,C)端口,共24个I/O点。 2、A口既有输入又有输出锁存器,B,C口只有输出锁存器.有锁存器就能长时间保留数据,并可承受较大的负荷。 3、24个I/O点分成A,B两组来实施控制。在某些应用场合,C口分成两半,分别为A,B口提供联络信号。 4、读写控制逻辑是通过片选CS,读写信号和A0,A1(或A1,A2)来选中某端口和决定数据的传输方向。 5、数据总线缓冲提供接口与CPU之间数据传送的缓存和隔离(三态)。 第六章 串并行接口 (2) 5 分为与CPU和外设相连的两组。 需注意的: ① 复位有效时,寄存器清零,并使A,B,C三个端口都自动设为输入,所以一旦清零后,必需要再次初始化。 ② 采用8086时,寄存器单元(端口)选址的连接方法。 ③ P250表给出4个端口地址的选择和功能。 第六章 串并行接口 (2) 6 一、方式选择控制字 ① 共有3种工作方式(都是用来实现数据的传送): 可用端口 方式0 基本的I/O方式 A,B,C 方式1 选通的I/O 方式 A,B,(C口作联络) 方式2 双向传输方式 A (C口作联络) ② 方式选择控制字的格式 P251 ③ 具
文档评论(0)