- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3组合逻辑电路测试与设计介绍.ppt
实验3 组合逻辑电路测试与设计 一.实验目的 1. 熟悉组合逻辑电路的测试方法。 2. 掌握采用小规模集成数字器件设计组合逻辑电路的方法。 3. 进一步掌握集成数字器件的性能及使用方法。 4. 进一步熟悉常用电子仪器的使用方法。 实验仪器:双踪示波器,交流毫伏表,函数发生器,直流稳压电源,万用表,数字电子电路实验平台。 实验元器件:74LS00、74LS02、74LS86、74LS283等。 二.实验仪器及器材 三.预习要求 1. 复习组合逻辑电路的分析及设计方法。 2. 写出实验电路的逻辑函数表达式,画出实验电路图。 3. 查出实验所用的所用集成逻辑器件的功能表及管脚排列图。 四.基本实验内容 1. 半加器电路逻辑功能测试 由与非门74LS00组成的半加器电路如图1 所示,其中A是1位二进制加数,B是另1位二进制被加数,S是本位的和,C是本位的进位。请连接好电路,给定A、B所有取值组合,对应测试输出的状态并列表记录,验证半加器功能的正确性。 图1 2. 全加器电路逻辑功能测试 由异或门74LS86和与非门74LS00构成的全加器电路如图2 所示。Ai、Bi是两个数的第i位,Ci-1是来自低位的进位,Si表示第i位的和,Ci表示第i位送给高位的进位。请按图2连接好线路,测试该电路的功能,并列表记录其真值表。 图2 3. 密码锁逻辑电路设计 设计一数字密码锁,该锁有4位二进制代码A、B、C、D输入端,假设密码锁的密码为1111,当输入的二进制代码与密码相同时,密码锁被打开;如果不符,电路将发出报警信号。试采用最少个数的2输入端与非门74LS00实现该电路,并测试记录实验结果。 4. 裁决电路设计 在举重比赛中,有甲、乙、丙三名裁判,其中甲为主裁判,乙、丙为副裁判,当主裁判和一名以上(包括一名)副裁判认为运动员上举合格后,才可发出合格信号。要求采用最少个数的2输入端或非门74LS02设计该裁决电路。 74LS02管脚图 74LS283是4位超前进位全加器,利用它可实现多种功能 的电路。 1. 利用74LS283设计一将8421BCD码转换成余3码的电路。要 求自拟实验步骤,完成功能测试。 2. 利用74LS283和其它门电路完成4位二进制数减法运算功 能。要求设计出实验电路,并完成功能测试。 五.提高实验内容 七.实验报告要求 1. 画出半加器、全加器的电路图,写出其函数表达式。 2. 写出半加器、全加器的测试方法,整理测试数据。 3. 根据设计内容要求,写出设计过程,并画出逻辑电路 图,给出测试结果。 4. 简述实验过程中遇到的问题和解决的方法。 5. 回答思考题。 * *
文档评论(0)