- 1、本文档共44页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
中国海洋大学信号与信息处理专业考研数字电子技术.ppt
第二讲 组合逻辑电路 1、概述 2、组合逻辑电路的分析与设计 3、常用的几种组合逻辑电路 4、组合逻辑电路中的竞争——冒险现象 第4章 组合逻辑电路 一、概述 1、根据逻辑功能的不同特点,可以把数字电路分为两大类:组合逻辑电路和时序逻辑电路。 2、组合逻辑电路的共同特点是:任意时刻的输出仅仅决定于该时刻的输入,与电路原来的状态无关。 第4章 组合逻辑电路 二、组合逻辑电路的分析方法和设计方法 1、组合逻辑电路的分析方法 通常采用的分析方法是从电路的输入到输出逐级写出逻辑函数式,最后得到表示输出与输入关系的逻辑函数式。然后用公式化简法将得到的函数式化简或变换,以使逻辑关系简单明了。也可以把逻辑函数式转换为真值表的形式。 2、组合逻辑电路的设计方法 (1)进行逻辑抽象; (2)写出逻辑函数式; (3)选定器件类型; (4)将逻辑函数化简或变换成适当的形式; (5)根据化简或变换后的逻辑函数式,画出逻辑电路的连接图; (6)工艺设计。 第4章 组合逻辑电路 三、常用的几种组合逻辑电路 1、编码器 2、译码器 3、数据选择器 4、加法器 5、数据比较器 第4章 组合逻辑电路 四、组合逻辑电路中的竞争——冒险现象 1、竞争现象 2、竞争——冒险现象 3、消除竞争——冒险现象的几种方法 重点与难点分析 本章是数字电子技术基础中最重要的章节之一,组合逻辑电路的分析和设计是数电的一个重要知识点,每年海大的研究生入学考试中都会出到本章的分析计算题,分值都在20分以上。 第三讲 组合逻辑电路历年真题分析 一、序言 第二讲中组合逻辑电路的重要知识点串讲 二、总结近三年真题 第三讲 组合逻辑电路历年真题分析 一、(30分)简答题 (1)用与非门设计一个实现三变量的多数表决的组合逻辑电路。当该电路的输入A、B、C有两个或两个以上的1时,输出为1。要求写出输出的逻辑表达式,画出电路图。 解:由题中的条件列出真值表: 由真值表列出输出的逻辑表达式:Y=A’BC+AB’C+ABC’+ABC 化简得:Y=AB+BC+AC 由于题目要求只用与非门实现,所以表达式要写成与非形式: Y=[(AB)’(BC)’(AC)’]’ 第三讲 组合逻辑电路历年真题分析 电路图如下: ABC 第三讲 组合逻辑电路历年真题分析 (3)用74LS138译码器实现三变量的逻辑函数: Y=AC’+A’BC+AB’C 74LS138的管脚分布如图2所示。其中译码器输入为A0、A1、A2(低位在前),译码器输出为Y0’、Y1’、Y2’、Y3’、Y4’、Y5’、Y6’、Y7’(低电平有效),控制端S1=1、S2’=0、S3’=0时,该片被选通。要求画出连接图。 第三讲 组合逻辑电路历年真题分析 解:整理题中要求的输出函数: Y=AC’+A’BC+AB’C=ABC’+AB’C’+A’BC+AB’C 即:Y=m3+m4+m5+m6=(m3’m4’m5’m6’)’ 连接图如下: 第三讲 组合逻辑电路历年真题分析 3、四选一数据选择器如图5.1所示,该电路实现的逻辑函数F= A+B。 ———————— 第三讲 组合逻辑电路历年真题分析 12、下图所示的译码显示电路中,输入为8421BCD码。设控制显示信号高电平有效,则La Lb Lc Ld Le Lf Lg=1011011 第三讲 组合逻辑电路历年真题分析 3、下列电路中,不属于组合逻辑电路的是 (A)编码器; (B)译码器; (C)数据选择器;(D)计数器; 【解题】D 第三讲 组合逻辑电路历年真题分析 七、(20分)下图中74138为3线----8线译码器,Y的最简与或式。 第四讲 触发器 1、概述 2、电平触发的触发器 3、脉冲触发的触发器 4、边沿触发的触发器 5、各触发器的特性方程及相互转换 6、近三年真题解析 第5章 触发器 一、概述 1、能够存储1位二值信号的基本单元电路统称为触发器。 2、触发器必须具备的两个特点: (1)具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1,或二进制数的0和1; (2)在触发信号的操作下,根据不同的输入信号可以置成1或0状态。 3、SR锁存器是各种触发器的基本构成部分。 第5章 触发器 二、电平触发的触发器 电平触发方式的动作特点: (1)只有当CLK变为有效电平时,触发器才能接受输入信号,并按照输入信号将触发器的输出置成相应的状态。 (2)在CLK=1的全部时间里,S和R的状态的变换都可能引起输出状态的改变。在 CLK回到0以
文档评论(0)