网站大量收购独家精品文档,联系QQ:2885784924

(青岛大学)数字电路实验课件 1 (组合逻辑设计).ppt.ppt

(青岛大学)数字电路实验课件 1 (组合逻辑设计).ppt.ppt

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(青岛大学)数字电路实验课件 1 (组合逻辑设计).ppt

根据功能表写出逻辑函数式: S=ABCI+ABCI +ABCI +ABCI =A2A1A0+ A2A1A0 + A2A1A0 + A2A1A0 =Y1+Y2+Y4+Y7=Y1Y2Y4Y7 CO=ABCI+ABCI +ABCI +ABCI =A2A1A0+ A2A1A0 + A2A1A0 +A2A1A0 = Y3+Y5+Y6+Y7= Y3Y5Y6Y7 根据逻辑函数式画出电路图: S CO CI B A 输入 输出 A B CI S CO 0 0 1 1 0 0 1 1 0 1 1 0 0 1 0 1 1 1 1 1 按电路图接线并测试四组数据: 一位全加器功能测试表(任选四组数据) 经接线测试,能够满足设计要求,设计完成。 用一片四位并行全加器74LS283接成一个余3码转换成8421代码的转换电路 十进制数 8421码 余3码 0 0000 0011 1 0001 0100 2 0010 0101 3 0011 0110 4 0100 0111 5 0101 1000 6 0110 1001 7 0111 1010 8 1000 1011 9 1001 1100 74LS283输入常数的方法(1101) 用二片四位并行全加器74LS283和必要的门电路设计一个8421BCD码的加法器(设:加数与被加数都是 8421BCD码) A1 B1 74283 74283 Ai Bi Ai Bi Si 判别逻辑 (9时) +6 (=9时) +0 Co Ci Co 判别 逻辑 Co Si co1 S41 S31 S21 S11 co s4 s3 s2 s1 10 0 1 0 1 0 1 0 0 0 0 11 0 1 0 1 1 1 0 0 0 1 12 0 1 1 0 0 1 0 0 1 0 13 0 1 1 0 1 1 0 0 1 1 14 0 1 1 1 0 1 0 1 0 0 15 0 1 1 1 1 1 0 1 0 1 16 1 0 0 0 0 1 0 1 1 0 17 1 0 0 0 1 1 0 1 1 1 18 1 0 0 1 0 1 1 0 0 0 19 1 0 0 1 1 1 1 0 0 1 是否+6是否修正控制: F=co1+ S41. S31 + S41. S21 进位输出修正: CO=CO1+CO2 F A2 A1 A0 S Q 1 0 0 0 0 D0 0 0 1 0 D1 0 1 0 0 D2 0 1 1 0 D3 1 0 0 0 D4 1 0 1 0 D5 1 1 0 0 D6 1 1 1 0 D7 八选一数据选择(74LS151) 双四选一数据选择(74LS153) A1 A0 1Y 2Y 0 0 1D0 2D0 0 1 1D1 2D1 1 0 1D2 2D2 1 1 1D3 2D3 Y= (A1A0)?D0 + (A1A0) ? D1+ (A1A0) ? D2+(A1A0) ? D3 一位全加器真值表 转换真值表 利用双4—1数据选择器构成一位全加器。 一位全加器真值表 转换真值表 Si=ABCi-1+ ABCi-1+ ABCi-1+ ABCi-1 = (AB)?1D0 + (AB) ? 1D1+ (AB) ? 1D2+( AB) ? 1D3 1D0= 1D3= Ci-1 1D1= 1D2= Ci-1 Ci=ABCi-1+ ABCi-1+ ABCi-1+ ABCi-1 = (AB)?0 + (AB) ? 2D1+ (

文档评论(0)

bodkd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档