32位微处理器数字cmos延迟锁相环设计 word格式.docxVIP

32位微处理器数字cmos延迟锁相环设计 word格式.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
32位微处理器数字cmos延迟锁相环设计 word格式

目录目录第一章绪论…………………………………………………………………………...11.1锁相技术发展历史………………………………………………………………..11.2研究背景…………………………………………………………………………..21.3本文介绍内容……………………………………………………………………..31.4本文的重点和难点………………………………………………………………..4 第二章模拟集成电路的电路和版图设计流程……………………………………...5 2.1 模拟集成电路的电路仿真工具….……………………………………………….52.1.1spectre的仿真类型…………………………………………………………...52.1.2spectre的元器件类型..……………………………………………………...72.1.3Cadence环境下模拟集成电路的仿真测试流程….....……………………...72.2模拟集成电路的版图设计和物理验证....………………………………………82.2.1版图的整体布局..……..……………………………………………………...82.2.2绘制单元版图和互连的注意事项…………………………………………...92.2.3物理验证……………………………………………………………………...92.2.3.1几何规则检查…………………………………………………………...102.2.3.2网表一致性检查………………………………………………………...102.2.3.3说明……………………………………………………………………...10 第三章PLL,DLL原理介绍以及PLL 与DLL 的比较…………………………113.1PLL锁相环……………………………………………………………………….113.1.1PLL原理……………………………………………………………………..113.1.2锁相环的线性模型………………………………………………………......143.1.3PLL的特点和应用…………………………………………………………..153.2DLL延迟锁相环…………………………………………………………………173.2.1简化DLL的原理与基本框图………………………………………………173.2.2数字DLL与模拟DLL……………………………………………………...18目录3.2.3开环DLL与闭环DLL……………………………………………………...203.3PLL与DLL的比较……………………………………………………………..22 第四章DLL的电路设计……………………………………………………………27 4.1 概述………………………………………………………………………………274. 2鉴相器…………………………………………………......................................284.2.1各种鉴相器的比较…………………………………………………………284.2.2鉴相器技术指标……………………………………………………………294.2.3鉴相器的设计………………………………………………………………294.2.3.1电路结构与工作原理………………………………………………..294.2.3.2鉴相器的的仿真………………………………………………………..304.2.4结论………………………………………………………………………….324.3延迟单元……………………………………………………………...................334.3.1延迟单元种类………………………………………………………………334.3.2延迟单元的设计……………………………………………………............344.3.3延迟单元的改进设计………………………………………………………354.3.4时钟延迟测量电路的设计…………………………………………………374.3.5延迟补偿调整电路的设计…………………………………………………394.3.6延迟单元造成干扰的噪声的来源和抑制…………………………………404.3.7延时单元的仿真……………………………………………………………434.3.8结论…………………………………………………………………………454.4 控制逻辑的设计………………………………………………………..............464.4.1电路结构与工作原理………………………………………………………464.4.2控制器的仿真………………………………………………………………484.5可调延迟线的设计……………………………………………………...............494.5.1电路结构与工作原理…………

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档