- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
D Q CK D Q CK D Q CK D Q CK Scan1 Scan2 Scan3 Scan4 Level shift OP buffer Vcom Vcom Vcom Vcom Vcom Vcom Vcom Vcom Vcom Vcom Vcom Vcom Level shift Q=‘H’, out ‘VGH’ Q=‘L’, out ‘VGL’ Level shift Q=‘H’, out ‘VGH’ Q=‘L’, out ‘VGL’ Level shift Q=‘H’, out ‘VGH’ Q=‘L’, out ‘VGL’ Level shift Q=‘H’, out ‘VGH’ Q=‘L’, out ‘VGL’ Data1 Data2 Data3 D-IC r4 r13 r2 + - + r10 r3 r9 - + - r4 r13 r2 STB Scan1 POL r10 r3 r9 STB Scan2 POL r2 r9 r2 STB Scan3 POL r2 r9 r2 + - + r10 r3 r9 STB Scan4 POL r4 r13 r2 + - + * * TTL?LVDS?RSDS 外界給的訊號狀況 * RSDS----?Analog voltage * * * 灰階與訊號與畫面表現, 上黑下白水平灰階 TN mode * Gamma2.2 16組Gamma電壓 +-極性表現 串組分壓的概念 * 還缺兩個動作要完成 1.輸入30灰非綁定電壓, 挑選適合的電壓值 2.正負極性的選擇 * 從灰階表現判斷哪個地方異常 * * * * 位元壞了 可能維持在同一準位, 還市會有一些正確的灰階值輸出 * * * * D3 D2 D1 D0 10 進位 (n) Output V0+(V-V0)/16*n 0 0 0 0 0 0 0 0 0 1 1 0.5 0 0 0 0 0 0 0 0 0 1 1 0.5 0 1 0 0 4 2 0 1 0 1 5 2.5 0 1 0 0 4 2 0 1 0 1 5 2.5 1 0 0 0 8 4 1 0 0 1 9 4.5 1 0 0 0 8 4 1 0 0 1 9 4.5 1 1 0 0 12 6 1 1 0 1 13 6.5 1 1 0 0 12 6 1 1 0 1 13 6.5 POL vs STB + - + - + - - + - + - + + - + - + - - + - + - + + - + - + - - + - + - + Ch1 Ch2 Ch3 Ch4 Ch5 Ch6 Scan1 Scan2 Scan3 Scan5 Scan4 Scan6 D Q CK D Q CK D Q CK D Q CK D Q CK D Q CK D Q CK D Q CK CLK State1 State2 State3 State4 State5 State6 State7 State8 STHI Line buffer No1 pixel RGB No2 pixel RGB No3 pixel RGB No4 pixel RGB No5 pixel RGB No6 pixel RGB No7 pixel RGB No8 pixel RGB RGB RSDS data One horizontal line data obtain in Line buffer Level shift TP1 POL DAC Out buffer Output Multiplexer TP1 Data 1 Data 2 Data 3 CLK STHI STHO STHI STHO STHI STHO Panel Inversion Method for OA Application Shift register Latch-1 Bit line:CH172 Latch 2 Bit line:CH413,CH414 LS Bit line:CH55,CH56 DAC Bit line:CH235,CH236 OP S line:CH191,CH192 Output MUX S line:CH407,CH408 Gamma Band defect:CH1~CH90 Gate driver introduction Outline Function of gate driver in TFT LCD Block diagram Power supply Power on/off sequence OE and XAO function Waveform
您可能关注的文档
最近下载
- 【申论真题】2021年甘肃公务员考试《申论》试题及答案解析(乡镇卷).docx VIP
- 梁祝-钢琴谱(高清晰).pdf VIP
- 《雪地里的小画家》教案.docx VIP
- 幼儿园《幼儿园保育教育质量评估指南》测试题(带答案).docx VIP
- 幼儿园《幼儿园保育教育质量评估指南》测试题(附答案).docx VIP
- 人工智能基础与应用—(AIGC实战):AIGC文本生成与辅助写作PPT教学课件.pptx VIP
- 幼儿园《幼儿园保育教育质量评估指南》测试题(含答案).docx VIP
- 幼儿园《幼儿园保育教育质量评估指南》测试题(附答案).docx VIP
- 脑血管意外急救护理常规.pptx
- 生物化学基础.ppt VIP
文档评论(0)