第五部分 时序逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五部分 时序逻辑电路

* 第*页 设计范例三 例3 设计一个带进位输出的同步十三进制计数器 1.状态图 S0 S1 S2 S3 S4 S11 S10 S9 S8 S7 S5 S12 S6 /0 /0 /0 /0 /0 /0 /0 /0 /0 /0 /0 /0 /1 /C C为进位 * 第*页 Q3Q2Q1Q0 0000 0001 0010 0011 0100 1100 1011 1010 1001 1000 0101 0110 0111 /0 /0 /0 /0 /0 /0 /1 /0 /0 /0 /0 /0 /0 /C m=13 16=24 n=4 2.状态编码 : 用Q3Q2Q1Q0表示状态,取自然二进制数的0000~1100作为S0~S12的编码,则编码状态转换表如下: * 第*页 次态/输出卡诺图 3.电路方程 选JK触发器 自启动检查 0010 /1 1101 1110 /1 1111 0000 /1 * 第*页 4.电路图: Y CP Q0 Q1 1J 1K C1 1J 1K C1 Q2 Q3 1J 1K C1 1J 1K C1 Q1 Q2 Q3 1 * 第*页 补充:用T 触发器设计范例三 1.激励表 2.画出T的卡诺图 3.画出T的方程式 4.画出电路图 T2、T1、T0略 * 第*页 SA SB SC SD 0/0 输入x/输出z 1/0 0/0 0/0 1/0 1/1 1/0 0/0 状态图 0101序列检测器状态图 例1 练习1 状态表 设SA:初始状态 SB:记录“0” SC:记录“01” SD:记录“010” “0” “01” “010” 例2 一个时序电路有两个输入x1,x2和两个输出z1, z2。规定在同一时刻,x1和x2不能同时为1。 当x1为1时,若x2端已输入了两个或两个以上1(这些1不一定是连续输入的),则输出z1为1,z2为0;若x2端没有输入过两个或两个以上1,则输出z1为0,z2为1; 当x1为0时,不论x2为何值,输出z1, z2都为0。 此外,每当x1为1时,电路回到起始状态,又重新开始上述过程。 试画出电路的原始状态图(表) 设 SA:起始状态,x2端尚未输入过1, SB: x2端输入了一个1, SC: x2端输入过两个或两个以上的1 练习2 * 第*页 SA SB SC x1x2/z1z2 10/01 00/00 01/00 00/00 01/00 10/01 00/00 01/00 10/10 * 第*页 例1设计判断输入序列为101的检测器。输入为x,输出为z。对输入序列每三位进行一次判决:若三位代码是101,则对应其最后一个1时,输出z为1;其它情况z为0 x 010 100 101 010 z 000 000 001 000 设S0:初始状态,每次判定由此状态开始, S1:收到一个0, S2:收到一个1, S3:收到两个0, S4:收到01, S5:收到10, S6:收到11 练习3 * 第*页 0/0 S0 S1 S2 S3 S4 S5 S6 1/0 0/0 1/0 0/0 1/0 0/0 1/0 1/0 0/0 0/0 1/1 0/0 1/0 合并等价状态 * 第*页 0/0 S0 S1 S2 S3 S5 1/0 0/0 1/0 0/0 1/0 0/0 1/0 0/0 1/1 p=5 8=23 k=3 状态分配方案(一) * 第*页 代码形式的状态表 * 第*页 0 1 0 0 1 1 * 第*页 0 0 0 0 1 1 * 第*页 1 0 0 0 0 0 * 第*页 0 1 1 0 1 0 110 011 001 000 100 101 111 0/0 1/1 0/0 1/1 0/0 1/1 可自启动 * * 第*页 第五部分 时序逻辑电路 主要内容(第一部分): 5.1 概述 5.2 时序逻辑电路的分析 5.4 同步时序逻辑电路的设计(利用触发器) 111序列检测器 自动饮料机的逻辑电路 模13进制计数器 练习 5.3 常见的时序逻辑电路 * 第*页 5.1概述 时序逻辑电路: 任意时刻的输出信号不仅取决于该时刻的输入信号,而且还取决于电路原来的状态,即与以前的输入信号有关. 用表达式描述: 一、时序逻辑定义 要求有记忆电路:记忆过去的输入。 用电路的状态Q(t) 来记忆t时刻以前的输入 Y(t)=F[A(-∞,t)] 现在的输入(t时刻) 过去的输入 (t时刻以前) 随时间推移,需将t时刻的输入记录下来 * 第*页 二、结构框图: ?

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档