计算机原理2-数字电子基础2-信息.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74LS151的真值表 数据选择器应用举例 数值比较器 1位数值比较器 4位数值比较器 数值比较器的位数扩展 退出 用来完成两个二进制数的大小比较的逻辑电路称为数值比较器,简称比较器。 一、 1位数值比较器 设A>B时L1=1;A<B时L2=1;A=B时L3=1。得1位数值比较器的真值表。 逻辑表达式 逻辑图 二、 4位数值比较器 逻辑图 三、 比较器的级联 集成数值比较器 串联扩展 TTL电路:最低4位的级联输入端A'B'、 A'B'和A'=B' 必须预先分别预置为0、0、1。 并联扩展 计算机中的电路及其应用 计算机中的电路及其应用 计算机中的电路及其应用 组合逻辑电路小结 组合电路的分析 组合电路的设计 加法器、译码器、编码器、 数据选择器、比较器电路的逻辑功能 以及在计算机中的应用 续课件2.3 * * * * * * add是有符号数加法,addu是无符号数加法 * 3、74LS138的级联 DECODER An Application A simplified computer I/O port system with a port address decoder with only four address lines shown.   二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信号,用Y9~Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。 二、 二-十进制译码器 1、8421 BCD码译码器   把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。 真值表 逻辑表达式 逻辑图 2、集成8421 BCD码译码器74LS42 三、 显示译码器 1、数码显示器   用来驱动各种显示器件,从而将用二进制代码表示的数字、文字、符号翻译成人们习惯的形式直观地显示出来的电路,称为显示译码器。 b=c=f=g=1,a=d=e=0时 c=d=e=f=g=1,a=b=0时 共阴极 2、显示译码器 真值表仅适用于共阴极LED 真值表 a的卡诺图 b的卡诺图 c的卡诺图 d的卡诺图 e的卡诺图 f的卡诺图 g的卡诺图 逻辑表达式 逻辑图 2、集成显示译码器74LS48 引脚排列图 应用举例 A voting system using full-adders and parallel binary adders 编码器 应用举例 A simplified keyboard encoder 附: 变量互相排斥的逻辑函数的化简   在一组变量中,如果只要有一个变量取值为1,则其它变量的值就一定为0,具有这种制约关系的变量叫做互相排斥的变量。变量互相排斥的逻辑函数也是一种含有随意项的逻辑函数。 简化真值表 实现编码操作的电路称为编码器。 二进制编码器 1、3位二进制编码器 输入8个互斥的信号输出3位二进制代码 真值表 逻辑表达式 逻辑图 3位二进制优先编码器 在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性。 设I7的优先级别最高,I6次之,依此类推,I0最低。 真值表 逻辑表达式 逻辑图 8线-3线优先编码器 如果要求输出、输入均为反变量,则只要在图中的每一个输出端和输入端都加上反相器就可以了。 数据选择器 4选1数据选择器 集成数据选择器 逻辑图 一、 4选1数据选择器 真值表 逻辑表达式 地址变量 输入数据 由地址码决定从4路输入中选择哪1路输出。 二、 集成数据选择器 集成双4选1数据选择器74LS153 选通控制端S为低电平有效,即S=0时芯片被选中,处于工作状态;S=1时芯片被禁止,Y≡0。 集成8选1数据选择器74LS151 2.2 组合逻辑电路 学习要点: 组合电路的分析方法和设计方法 加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法 两种类型数字电路 数字电路 组合逻辑电路 时序逻辑电路 组合电路:输出仅由输入决定,与电路当前状态无关;电路结构中无反馈环路(无记忆) 2.2.1 组合逻辑电路的分析 逻辑图 逻辑表达式 1 1 最简与或表达式 化简 2 2 从输入到输出逐级写出 最简与或表达式 3 真值表 3 4 电路的逻辑功能 当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。 4 逻辑图 逻辑表达式 例: 最简与或表达式 真值表 用与非门实现   电路的输出Y只与输入A、B有关,而与输入C无关。Y和A、B的逻辑关系为

文档评论(0)

moon8888 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档