- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术 -第05章 时序逻辑电路-时序逻辑电路的设计
5.4 时序逻辑电路的设计方法 一、同步时序逻辑电路的设计方法 2.同步计数器的设计举例 例6.5.1 设计一个同步5进制加法计数器 (3)选择触发器。选用JK触发器。 (4)求各触发器的驱动方程和进位输出方程。 列出JK触发器的驱动表,画出电路的次态卡诺图。 根据次态卡诺图和JK触发器的驱动表可得各触发器的驱动卡诺图: 再画出输出卡诺图 可得电路的输出方程: 利用逻辑分析的方法画出电路完整的状态图。 3.一般时序逻辑电路的设计举例 典型的时序逻辑电路具有外部输入变量X,所以设计过程要复杂一些。 (3)状态化简。 观察上图可知,S2和S3是等价状态,所以将S2和S3合并,并用S2表示,得简化状态图: (4)状态分配。 该电路有3个状态,可以用2位二进制代码组合(00、01、10、11)中的 三个代码表示。本例取S0=00、S1=01、S2=11。 (6)求出状态方程、驱动方程和输出方程。 列出D触发器的驱动表、画出电路的次态和输出卡诺图。 根据次态卡诺图和D触发器的驱动表可得各触发器的驱动卡诺图: 由各驱动卡诺图可得电路的驱动方程: (7)画逻辑图。 根据驱动方程和输出方程,画出逻辑图。 (8)检查能否自启动。 二、异步时序逻辑电路的设计方法 异步时序电路的设计比同步电路多一步,即求各触发器的时钟方程。 (2)选择触发器。本例选用下降沿触发的JK触发器。 (3)求各触发器的时钟方程,即为各触发器选择时钟信号。 用逻辑分析的方法画出电路完整的状态图: 本章小结 1.时序逻辑电路的特点:任一时刻输出状态不仅取决于当时的输入信号,还与电路的原状态有关。因此时序电路中必须含有存储器件。 * 1.同步时序逻辑电路的设计步骤 (3)状态分配,又称状态编码。即把一组适当的二进制代码分配给简化状态图(表)中各个状态。 (1)根据设计要求,设定状态,导出对应状态图或状态表。 (2)状态化简。消去多余的状态,得简化状态图(表)。 (4)选择触发器的类型。 (5)根据编码状态表以及所采用的触发器的逻辑功能,导出待设计电路的输出方程和驱动方程。 (6)根据输出方程和驱动方程画出逻辑图。 (7)检查电路能否自启动。 (2)状态分配,列状态转换编码表。 解:(1)根据设计要求,设定状态,画出状态转换图。 S0 S1 S2 S3 S4 状态转换顺序 0 0 0 0 1 Y 输 出 0 0 1 0 1 0 0 1 1 1 0 0 0 0 0 Q1 n+1 Q1 n+1 Q0 n+1 次 态 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 Q2 n Q1 n Q0 n 现 态 状态转换编码表 0 0 0 1 1 0 1 1 Qn→ Qn+1 0 × 1 × × 1 × 0 J K JK触发器的驱动表 0 0 0 1 1 0 1 1 Qn→ Qn+1 0 × 1 × × 1 × 0 J K JK触发器的驱动表 × 0 × 0 × 1 × 0 1 × × × × × × × 0 0 0 1 1 0 1 1 Qn→ Qn+1 0 × 1 × × 1 × 0 J K JK触发器的驱动表 0 × 1 × × 1 × 0 0 × × × × × × × 1 × × 1 × 1 1 × 0 × × × × × × × (5)将各驱动方程归纳如下: (6)画逻辑图。 (7)检查能否自启动 可见,如果电路进入无效状态101、110、111时,在CP脉冲作用下,分别进入有效状态010、010、000。所以电路能够自启动。 S0——初始状态或没有收到1时的状态; 例6.5.2 设计一个串行数据检测器。该检测器有一个输入端X,它的功能是对输入信号进行检测。当连续输入三个1(以及三个以上1)时,该电路输出Y=1,否则输出Y=0。 解: (1)根据设计要求,设定状态:: S2——连续收到两个1后的状态;
您可能关注的文档
最近下载
- 2024年在专题学习恪守“六大纪律”筑牢思想根基研讨交流发言材(10篇).docx
- 《稻草人》读书课、指导课、欣赏课、汇报课教学设计.pdf
- 部编版道德与法治二年级上册假期有收获(精品课件).ppt
- 2024全国交管12123驾驶证学法减分(学法免分)考试题库与参考答案.docx VIP
- 第2课 在线信息的搜索 教学设计 苏科版信息科技三年级上册.pdf
- 2024年乡镇平安建设实施方案范文(精选9篇).docx VIP
- GBT 1.1-2020 标准化文件的结构和起草规则 授课讲解文件资料.pdf
- 双频大张角射灯天线产品规格书.pdf
- 宇通客车营运能力分析.docx
- 红色大气简约风红色经典故事PPT模板.pptx VIP
文档评论(0)