微机原理15.§7.38086中断系统.pptVIP

  • 4
  • 0
  • 约1.33千字
  • 约 14页
  • 2018-04-27 发布于河南
  • 举报
微机原理15.§7.38086中断系统

* * 第七章 中断 §7.3 8086中断系统 8086具有一个简单而灵活的中断系统,中断由类型号0-255指定,既可用软件也可用硬件来启动中断,中断源可来自CPU内部,也可来自外围芯片,如下图所示。 第七章 中断 8086中断源 §7.3 8086中断系统 CPU内部中断 外部硬件中断 内部硬件中断 8086系列微处理器支持的中断分为以下三类: 软件中断 第七章 中断 §7.3 8086中断系统 一、外部中断 8086有两条外部中断信号线:可屏蔽中断请求线INTR和非屏蔽中断请求线NMI。 1. INTR INTR中断请求通常来自可编程控制器8259A。CPU根据IF标志位决定是否响应INTR,同时也可通过8259A的中断屏蔽寄存器屏蔽外围芯片的中断请求。CPU对INTR的响应是连续执行两个中断响应周期,如下图所示。 第七章 中断 §7.3 8086中断系统 第七章 中断 §7.3 8086中断系统 在第一个INTA总线周期,CPU使地址数据总线处于浮空状态,在T2-T4之间发中断响应信号INTA。在最小模式下,CPU在整个中断过程中都不承认其它总线控制器的总线请求。在最大模式下,CPU启动LOCK信号,通过LOCK信号通知总线仲裁器8289,从第一个总线周期的T2状态到第二个总线周期的T2状态期间其它处理器不能访问总线。 在第二个总线周期,CPU再次启动I

文档评论(0)

1亿VIP精品文档

相关文档