计算机组成原理A1.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理A1

一、、、、。。。~ache的目的是(A.解决CPU和主存之间的速度匹配问题) 6.指令周期是指(D.CPU从主存取出一条指令加上执行这条指令的时间)。 7.在微程序控制的计算机中,机器指令与微指令的关系是(B每一条机器指令由一段用微指令编成的微程序来解释执行)。8.在微程序控制的计算机中,控制存储器是用来存放(D.微程序) 9.CPU响应中断的时间是在(D.一条指令执行完毕)。 10.中断处理过程是由(C.软件和硬件)来完成的。 11.在三种集中式总线仲裁方式中,(B.独立请求)方式响应时间最快。 12.在DMA传送的三个阶段中,DMAC负责(B.数据传送)阶段的工作。 13.在DMA的三种工作方式中,传送同样多的数据,(A.停止CPU访内)方式速度最快。 14.通道可以执行通道程序,其通道程序是由(B.通道指令)组成。 15.在三种通道类型中,(C.字节多路通道)是以字节交叉方式传送数据的。 三、简答题(20分,每题5分) 1. 控制器的基本功能是什么?它是由哪些基本功能部件组成的? 答:控制器的基本功能就是控制程序的正确执行。即按照指令序列逐条进行取指令、分析并执行指令的工作。控制器的基本组成包括程序计数器(PC)、指令寄存器(IR)、指令译码器(ID)、脉冲源及启停线路、时序信号产生部件和操作控制信号产生部件。 2. 什么是程序中断方式?说明其工作过程。 答:程序中断方式是采用中断方式实现主机与外设之间的数据传送。(2分)其工作过程是:CPU启动外设后,不需要查询等待而是继续执行主程序。当外设工作完成后,就向CPU发中断请求,CPU接到中断请求后,在响应条件满足时就响应中断请求,由CPU执行中断服务程序来完成外设与主机间的一次数据传送;完成数据传送后,CPU又继续执行主程序。 3. 什么是指令系统?一条机器指令包括哪两部分内容? 答:一台计算机中所有机器指令的集合,称为这台计算机的指令系统。一条机器指令包括操作码和地址码两部分内容。4. 在采用微程序控制的计算机中,机器指令与微指令的关系是什么?机器指令与微指令分别放在什么存储器中? 答:一条机器指令对应一个由若干条微指令序列组成的微程序;一条机器指令所完成的操作是由若干条微指令来解释和执行的。机器指令存放在主存中;(1分) 微指令存放在控制存储器中。 四、(10分) 某磁盘组有六片磁盘,每片有两个记录面,盘组的最上和最下两个记录面不用,每个记录面存储区域内直径为5英寸,外直径为8英寸,道密度为1500道/英寸,内层位密度为64000位/英寸,转速为7200转/分,问:共有多少个柱面?盘组的总存储容量是多少?数据传输率是多少?平均等待时间是多少?假设每道有72个扇区,试给出盘组地址格式。 解:1. 柱面数=((8-5)÷2)×1500=2250(个) 2. 总存储容量=5×3.14×64000×2250×10(位)=2.63(GB) 3. 数据传输率=5×3.14×64000×(7200÷60)) 磁道号 扇区号 五、已知某计算机采用微程序控制方式,控存容量为1K×64位,微程序可在整个控存中实现转移,控制微程序转移的条件有五个,微指令的顺序控制字段采用多路转移方式。要求:1. 说明微指令的三个字段分别为多少位。2. 说明在顺序执行与非顺序执行时,后继地址分别是怎样得到的。 解:1. 操作控制字段为49(或51)位;判别测试字段为5(或3位);微地址字段为10位;(2分) 2. 顺序执行时,后继地址由微地址字段给出;非顺序执行时,后继地址通过修改微地址中的若干位得到。 六、某CPU执行一段程序时,cache完成存取的次数为2000次,主存完成存取的次数为100次,已知cache的存取周期为40ns,主存的存取周期为200ns,试求:Cache的命中率是多少?Cache/主存系统的平均访问时间是多少?Cache/主存系统的效率是多少? 解:1. 命中率=2000÷(2000+100)=95.24% 2. 平均访问时间=95.24%×40+(1-95.24%)×200=47.62(nS) 3. Cache/主存系统的效率=40÷47.62=84% (2分) 七、×8的ROM区及一个16K×8的RAM区,ROM区的起始地址为0000H,RAM区的起始地址为8000H。CPU地址总线为A15~~×8,其芯片除地址及数据端外,还有一片选端CS;可用的RAM芯片为8K×8,其芯片除地址及数据端外,还有一片选端CS及写信号端WE。现要求:需ROM及RAM芯片各多少?给出ROM区及RAM区的地址范围(用16进制数表示)。画出该存储器的逻辑图(应包括与CPU的连接)。 解:1. 需ROM芯片1片 (2分);R

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档