- 1、本文档共58页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第六章时序逻辑电路_3
6.5 计数器 一?计数器的概念 1. 什么叫计数? 计数:统计脉冲的个数。 2. 什么叫计数器? 计数器:实现计数功能的时序部件。 4. 计数器的分类 (1)按模值M分类 (3) 按逻辑分类 二? 二进制计数器 (SSI计数器) 二进制计数器又称为n位二进制计数器。 即:M=2n ; 计数范围:0 ~ 2n –1。 若 n=4 , 计数范围:0 ~ 15 。 1. 同步二进制计数器 (1) n位二进制同步计数器的基本结构(P155) ③作状态转移表、状态转移图或工作波形图 2. 异步计数器 (1) 用JKFF实现 (2)用DFF实现 ①异步加法计数器 ②异步减法计数器 1) 时钟方程 CP1 = CP, CP2=Q1n , CP3=Q2n 三?MSI二进制计数器 1. 74LS161 (典型芯片) 四位二进制(M=16)可预置同步加法计数器。 (1)电路结构 3. 74LS163(四位二进制同步加法计数器) 相同之处: 逻辑符号?芯片引脚及逻辑功能均 和74LS161相同。 不同之处:74LS163是同步清“0”, 74LS161是异步清“0”。 四?十进制计数器 所谓十进制计数器是指模值M=10的计数器,又称为“二 — 十”进制计数器或BCD计数器。较为典型的芯片有74LS90(自学)和74LS160等。 1. 74LS90(异步二 — 五 — 十计数器) (1)逻辑电路 2. 74LS160(同步8421BCD加法计数器) (1) 电路的构成 2. 74LS161的级联 16+15=31 (错) 16+0=16 (对) (1)逻辑电路 图6.5.7 “二 — 五 — 十”进制异步计数器74LS90 (2)电路结构 ① 74LS90是双时钟“二 — 五 — 十”进制异步计数器。 ② 电路内部有两个相互独立的计数器。 (即:M2=2 , M5=5 ) 1)FF0由JKFF接成T’FF(只有翻转的功能) a) 次态方程 : b) 状态转移表 c) 实现M=2的加法 计数器 2) FF1?FF2和FF3由JKFF构成异步时序电路。 a)时钟方程 b)各触发器的激励方程 c) 次态方程 d)状态转移表 FF3? FF2和FF1构成模值M=5的异步加法计数器。 3)R01?R02和S91?S92的功能 ① 当R01R02=11 , S91S92=00时 , 计数器异步置“0”,即:Q3 Q2 Q1 Q0=0000 。 ② 当R01R02=00 , S91S92=11时 , 计数器异步置“9”, (3)74LS90构成M=10的计数器的方案 方案有两种:8421BCD和5421BCD计数器。 ① 构成8421BCD加法计数器 1) 电路的构成 CP0 = CP , CP1 = Q0 2)状态转移表 * 3. 计数器的基本结构 1)CP是由外部输入的计数脉冲,用作FF的时钟信号。 2)组合电路的输入取自FF的输出状态,其输出作为FF的激励信号。 3)FF的状态Q1? Q2???? Qn构成的代码表示输入脉冲CP的个数,Z是进位输出。 二进制计数器 十进制计数器 任意进制计数器 (2)按CP分类 同步计数器(重点介绍) 异步计数器 加法计数器 减法计数器 可逆计数器 1) CP=CP1= CP2=···=CPn 2)各级FF均接为TFF。 且 T1=1 T2=Q1 T3=Q1?Q2 Tn = Q1?Q2 ··· Qn-1 Z = Q1?Q2 ··· Qn 注意:要记住n位二进制同步计数器的基本结构 例一:利用JKFF构成的三位二进制同步加法计数器。 ①分析电路结构 典型的T型FF的连接 ②写出三组方程 a.各触发器的激励方程 J3 = K3 = Q 1 n Q 2 n J2 = K2 = Q 1 n J1 = K1 = 1 b.各触发器的次态方程 ]· CP = [ Q 3 n+1 Q 2 n + Q 1 n Q 3 n Q 2 n Q 1 n Q 3 n ]· CP = [ Q 2 n+1 Q 2 n + Q 1 n Q 2 n Q 1 n ]· CP = [ Q 1 n+1 Q 1 n c.电路的输出方程 Z = Q 2 n Q 1 n Q 3 n 功能描述:该电路
您可能关注的文档
最近下载
- 2025CSCO非小细胞肺癌诊疗指南2025.docx
- 第二节+串并联电路中电流的规律(教学课件)物理鲁科版(五四学制)2024九年级上册.pptx VIP
- 电信研发工程师L1题库.xlsx VIP
- DBJD25-67-2019 甘肃省建筑与装饰工程预算定额地区基价 不含税 中册.docx VIP
- 水生态产品价值实现路径.pptx
- 学习解读《中华人民共和国反不正当竞争法》课件(2025年新修订版).pptx VIP
- 数据架构、应用架构、业务架构及技术架构4A架构设计方案.pptx VIP
- 组合式空调机组运行调试使用及维护.pdf VIP
- 工程类邀请招标文件参考模板.doc VIP
- 电力内外线课题六 配电线路设备.ppt VIP
文档评论(0)