基于SoC 的数字摄像系统.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SoC 的数字摄像系统

基于 SoC 的数字摄像系统 1 概述 数字摄像机的最大特点在于信号数字化。它由成像芯片 CCD 将静止或活动的图像分解 成像素,并转换成电信号。这些信号由数字摄像机内的数字信号转换器转换成数字信号,再 经微处理器进行图像处理和数据压缩编码后送到内部或外部存储器,同时也可送到 LCD/TV 显示屏。 存储器中的数字信息通过接口输入电脑再变成图像。借助于 CPU 所提供的图像处理软 件,按人们意愿进行加工、编辑等处理,然后由彩色打印机制成一张理想的图像。更重要的 是,数字委员会还能通过电脑网络传到世界各地。 与模拟摄像机相比较,数字摄机具有如下特点: 图像以数字方式存储,这样便于保存、传送和重复使用,从而免除胶片冲洗和图像扩印。 利用电脑可对图像进行修改、编辑等加工处理,也可输入电视和上网观看。 可通过电脑网络进行远距离传送,且具有速度快、干扰小、质量高等优点。 本文介绍的数字摄像系统是由单片大规模集成电路 LSI 组成,它能以 30 帧/s 的速率传 送全运动图像或连续图像,并具有体积小、功耗低、传输速度快、分辨率高的特点。 2 工作原理 数字摄像系统的原理如图 1 所示。该系统由 CCD 信号处理器、M-JPEG 编解码器、3 2 位 RISC-CPU、NTSC 编码器、DRAM 控制器和各种外设接口等组成,是典型的嵌入式 系统。 来自 CCD 的信号,经彩色校正的Y/C 分离后,通过 A/D 转换器转换为 10 位的数字信 号,写入动态存储器 DRAM 中的帧缓冲器,作为YUV (4 :2 :2 )图像数据。这些数据又 被传送到 NTSC/PAL 编码器进行编码,最后由 LCD 显示习显示。当释放快门时,这些数据 同样要传送到 M-JPEG 芯片中,经 1/10 和 1/20 压缩编码处理后存储到 DRAM 中的JPEG 编码区域。RISC-CPU 把压缩数据转换成文件格式数据,然后写到外部存储器中,如微驱 动。在放像时,数据的流向与上述(摄像)相反。解码后的图像在 LCD 显示屏上显示。 该系统采用三总线分技术,即把信号总线(228 MB/s )、CPU 总线(114 MB/s)和 外设总线(57 MB/s )分开,使用 RISC 芯片(32 位嵌入式微处理器)能有效、高速地处 理信号,以避免需要存储大容量图像数据和外设处理速度慢的矛盾。这种总线分离技术不仅 能解决通信拥挤问题,还能实现高速、高分辨率图像处理、是该系统重要特点这一。 3 几个重要电路 3.1 CCD 信号处理电路 为了能对 1360×1042 (1.5M)像素的信号进行实时处理,该电路采用像素原色逐行扫 描 CCD 摄像技术。CCD 信号处理器是数字摄像机(DSC)中的关键电路,它的优劣将直 接影响 DSC 的性能。该电路由原始数据校准模块、彩色处理模块、数字放大模块、RGB- YUV 转换模块和图像质量调节模块组成,如图 2 所示。其中原始数据校准模块由数字钳位、 像素校准白色平衡、自动强制和伽码校准电路组成。 利用 4 个行存储器,彩色处理模块能把原始 CCD 数据转换为 RGB 数据。为了减小行 存储器的容量,特在信号处理模块中采用新型扫描技术,好把图像帧分成若干小块,分别在 各自小块进行扫描。 与普通 CCD 信号处理电路相比,该电路具有如下特点: (1)只需要4 个行存储器,就能实现高质量和高速图像放大处理。 (2 )具有软件功能的固件设置,能对图像质量进行微调。 (3 )利用流水线方式完成CCD 实时信号处理,在实时处理时,只有把数据送入 DRA M 后,才驱逐把来自 CCD 的原始数据转换成YUV 数据。 3.2 M-JPEG 编解码电路 本系统采用一种新型运动 JPEG 编解码技术,能在 57MHz 时钟条件下,以 88 帧/s 的 速率对 VGA (350×10 3 像素)图像进行压缩编码和解码处理。这种新型编码技术具有下 列优点: (1)每个图像是独立的,很容易进行限幅和编辑处理; (2 )JPEG 与 MPEG 相比较,前者所需电路较少,能显著降低功耗和成本。 M-JPEG 编解码电路如图 3 所示。从图 3 中看出,该电路由 5 个模块组成。当进行编 码处理时,数据流向是向左的;当进行解码处理时,数据流向是向右的。若对以

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档