知识单元组合逻辑电路.doc

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
知识单元组合逻辑电路

第三章 组合逻辑电路 S11101B 在下图所示的组合电路框图中,若为输入逻辑变量,为输出逻辑函数,其输入和输出间的函数关系可表示为: ,由此可见,组合电 路的输出只决定于 而与 无关。 解: 、该时刻输入变量、信号作用前电路状态 S11101G 中规模集成码七段显示译码器主要包括三个部分,即 、 和 。 解: 输入端、输出端、灯控制端 S11101I 组合逻辑电路的设计步骤为: (1) ;(2) ;(3)简化和变换逻辑表达式,从而画出逻辑图。 解: ⑴由电路的功能要求,列出真值表;(2)由真值表写出逻辑表达式; S11101N 线-线译码器有   个输入端,    个输出端,    个不用的状态。 解: 、、 S11102B 分析组合逻辑电路的步骤为: (1) ; (2) ; (3) ; (4)根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。 解: 由逻辑图写出个输出端逻辑表达式、化简和变换各逻辑表达式、列出真值表 S11102I 如图所示逻辑图,逻辑表达式= ;= 。 解: ; S11102N 三个JK触发器组成的计数器,最多有效状态是 个,它是 进制计数器;若要构成五进制计数器,最少需 个触发器,它的无效状态有 个。 解: 8、八、三、3 S11103B 数字比较器是用于对两数 ,以判断其 的逻辑电路。 解: 进行比较、大小 S11201B 以下各电路中属于组合逻辑电路有( )。 A. 编码器   B. 译码器 C. 寄存器   D. 计数器 解: A B S11201G 下图右侧电路为一种二极管——三极管的逻辑门,它的逻辑符号为( )。 解:C S11201I 如图所示逻辑电路其逻辑表达式为( )。 A. B. C. D. 解:D S11201N 是线—线译码器,译码为输入低电平有效,若输入为时,输出为( )。 A. B. C. D. 解:B S11202B 组合逻辑电路任何时刻的输出信号与该时刻的输入信号( ),与电路原来所处的状态( )。 A. 无关,无关 B. 无关,有关 C. 有关,无关 D. 有关,有关 解:C S11202G 逻辑函数,化简结果为( )。 A. B. C. D. 解:C S11202I 半加器的逻辑关系是( )。 A. 与非 B. 或非 C. 与或非 D. 异或 解:D S11202N 在四变量卡诺图中,逻辑上不相邻的一组最小项为( )。 A. B. C. D. 解:D S11203G 已知选出下列可以肯定使的情况是( )。 A. B. C. D. E. 解:D S11203I 在函数K=AB+CD的真值表中,的状态有( )。 A. 2个 B. 4个 C. 6个 D. 7个 E. 16个 解:D S11203N 图示为一简单的编码器,其中E、F、G是一般信号,A、B是输出量,为二进制代码变量。今令 AB = 10 ,则输入的信号为1的是( )。 A. E B. F C. G 解:B S11301B 编码器,译码器,数据选择器都属于组合逻辑电路。( ) 解:√ S11301G 组合逻辑电路正常工作,n个输入端只有一个输入信号。( ) 解:×。 S11301I 数据选择器能从多个输入信号中选择2个信号送到输出端。( ) 解:× S11301N 全加器的输出不仅取决于输入,同时还取决于相邻低位

文档评论(0)

sunshaoying + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档