- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2007数字逻辑设计基础考试题
成都信息工程学院考试试卷
2006 ——2007 学年第 2 学期
课程名称:数字逻辑设计基础 使用班级:05级电子、通信、控制本科
试题 一 二 三 四 五 六 七 八 九 十 总分 得分
填空、单选题(在括号内填入所选序号)(每小题2分、共20分)
1.(11001.01)2 =(___19.4_)16=(_31.2___)8
2.施密特触发器用途广泛,常用于__脉冲整形“线与”,则取样保持电路的取样频率应满足?fs≥2fimax_。
6.对于一个n位的D/A转换器其分辨率是__B_。
A. B. C. D.
7、要用4K×8的RAM构成存储容量为8K16位的存储器,需要用 C_____片进行扩展。
A.4K B.8 C.4 D.16
8、VHDL程序结构由库、包、结构体 、 实体 、和配置组成。
9、十进制数8的余3码表示为( D )。1000+0011=1011
A.1000 B.1001 C.1010 D.1011
10、用两片CT54160芯片级联最大可实现模( C )计数。10X10
A.10 B.256 C.100 D.200
二、逻辑函数简化及变换 (共15分)
1、用公式法将下面的逻辑函数式化简为最简与—或表达式。(6分)
2、将含有约束项的逻辑函数用卡诺图法化简为最简与—或表达式。(6分)
3、根据反演规则求逻辑函数的反函数。(3分)
组合逻辑电路分析与设计 (共 22 分)
组合逻辑函数:
要求:采用降维图方法,用一片4选1数据选择器和门电路设计该函数,并画出电路图。(12 分)
分析图中所示组合逻辑电路:
(1)写出输出逻辑函数表达式S和CO。(2)列出真值表。(6分)
(2)试用VHDL语言描述图示电路。(4)分
四、画触发器Q端的波形及功能转换:(设Q = 0) (共 12 分)
1)由JK触发器和与门组成的电路及输入波形如下图所示,试写出输出特性方程并画出Q的波形。( 6分)
2)现有二输入端的与门、二输入端的或非门和上升沿D触发器,试组成JK触发器,写出转换过程并画出电路。( 6分)
\
五、时序逻辑电路分析与设计(1题15分,2题10分,共25分)
1.分析下图所示时序逻辑电路:(1)写出驱动方程、状态方程、输出方程;(2)给出状态转移真值表、状态转移图;(3)说明电路是否具有自启动特性;(10分)
2.CT74LS161逻辑功能示意图如图(一)所示,其功能表如下表所示,试用CT74LS161及必要的门电路设计一个38进制同步计数器。(15分)
要求:1)采用反馈置数法,起始状态为0;
2)写出反馈置数函数;
3)画出完整的设计电路图;
4)说明电路能否自启动。
5)请给出38进制计数器的VHDL结构体描述。(5分)
图(一)
六、用555定时器设计一个多谐振荡器,输出脉冲振荡频率为20KHZ,占空比等于75%。写出设计过程,计算出外接电阻的阻值,并画出电路。设定时电容C=0.01uF。 ( 6分 )
——第6页——
——第1页——
——第1页——
系名____________班级____________姓名____________学号____________
密封线内不答题
密封线内不答题
系名____________班级____________姓名____________学号____________
文档评论(0)