- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
11数字信号处理实验指导书
数 字 信 号 处 理(DSP)
实
验
指
导
书
编者:温 艳
宿州学院机械与电子工程学院
二零一一年三月目 录
第一章 DSP实验系统………………………………………………………………1
第二章 CCS调试软件安装说明 20
实验一 CCS基本操作实验(一) 28
实验二 CCS 基本操作实验(二) 34
第三章 硬件开发实验 42
实验三 常用指令实验 42
实验四 数据存储实验 47
实验五 CCS环境下的C程序设计 52
实验六 定时器实验 55
实验七 中断实验 58
实验八 A/D采样实验 61
实验九 D/A转换实验 64
实验十 A/D与D/A转换综合实验 66
第四章 软件算法实验 68
实验十一 快速傅立叶变换(FFT)算法实验 68
实验十二 有限冲击响应滤波器(FIR)算法实验 72
实验十三 无限冲击响应滤波器(IIR)算法实验 76
实验十四 卷积(Convolve)算法实验 80
第五章 扩展性实验 84
实验十五 数字波形产生 84
实验十六 BOOTLOADER装载实验 87
实验十七 阵列式键盘数码管控制实验 91
实验十八 液晶显示器驱动实验 93
实验十九 直流电机闭环控制实验 96
实验二十 步进电机实验 104
实验二十一 HPI通信实验 107
第一章 DSP实验系统
一、THRS-2型实验系统
1. CPU板构成
DSP TMS320VC5402 最大运算速度 100MIPS, 供电IO 引脚 +3.3V。内核+1.8V。
片内4KX16 Bit ROM, 16KX16 Bit RAM
存储器: 2MBFLASH,程序存储器 256KB SRAM, 数据存储器64KB SRAM
在线可编程CPLD
总线电平隔离芯片
标准RS232接口
JTAG调试接口
电源管理:自带3.3V和1.8V电源管理芯片
系统资源扩展接口
LED指示灯
注意:本实验箱与上位机和仿真器的实验前正确连接步骤:
DSP的仿真器一端下载口应先与实验板的JTAG口插好,另一端并口再与上位机的并口接好,然后再接好仿真器的电源,最后再打开实验箱的总电源,电源指示灯+12V,-12V,+5V,+3.3V灯亮说明实验箱供电正常,打开CCS软件开始做实验。
2.DSP CPU板接口描述
P1 直流电源输入接口,输入电压直流+5V, 当DSP CPU板单独使用时,可用该接口作为系统供电接口。
J0 电源接口,接口信号定义见下表
J0接口定义
J0引脚序号 功能 1 地 2 +5V 3 地 4 +5V 5 地 6 +5V J1 JTAG接口,接口信号定义见下表
J1接口定义
J1引脚序号 JTAG功能组 相关说明 J1引脚序号 JTAG功能组 相关说明 1 TMS JTAG模式控制 8 GND 地 2 TRST JTAG复位 9 TCLK JTAG时钟 3 TDI JTAG数据输入 10 GND 地 4 GND 地 11 TCLK JTAG时钟 5 电源 +3.3V 12 GND 地 6 NC 空脚 13 EMU0 仿真中断0 7 TDO JTAG数据输出 14 EMU1 仿真中断1 J3 RS232接口,接口信号定义如下表
RS232接口定义
J3引脚序号 UART1功能组 相关说明 1 UDCD 用户自定义输出引脚1 2 URXD 数据输入信号 3 UTXD 数据输出信号 4 UDTR 数据发送准备好信号 5 GND 地 6 UDSR 数据终端准备好信号 7 URTS 清除发送信号 8 UCTS 请求发送信号 9 URI 用户自定义输出引脚2 JP2系统资源引出接口,接口信号定义表1-11,JP3系统资源引出接口,接口信号定义表1-12,JP4系统资源引出接口,接口信号定义表1-13,JP5系统资源引出接口,接口信号定义表1-14。
表1-11 JP2管脚定义
JP2管脚 对应VC5402管脚 备注 1 NC 空脚 2 GND 地 3 NC 空脚 4 CLKOUT 主时钟输出 5 NC 空脚 6 SWRITE CPLD输出的写信号 7 NC 空脚 8 READY 数据准备好信号 9 NC 空脚 10 NC 空脚 11 BOUTB CPLD输出的IO信号 12 BOUTA CPLD输出的IO信号 13 DOUTB CPLD输出的IO信号 14 DOUTA CPLD输出的IO信号 15 NC 空脚 16 NC 空脚 17 NC 空脚 18 NC 空脚 19 NC 空脚 20 NC 空脚 21 NC 空脚 22 NC 空脚
文档评论(0)