毕业设计(论文)-基于FPGA的通用可控分频器的设计汇.docVIP

毕业设计(论文)-基于FPGA的通用可控分频器的设计汇.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)-基于FPGA的通用可控分频器的设计汇

泉 州 师 范 学 院 毕业论文(设计) 题目 基于FPGA的通用可控分频器的设计 物理与信息工程 学院 电子信息科学与技术 专业 2007 级 学生姓名 学号 指导教师 职称 讲师 完成日期 2011年4月日FPGA的通用可控分频器的设计 泉州师范学院 电子信息科学与技术专业 指导教师 讲师 【摘要】介绍了基于FPGA的通用可控分频器的工作原理和设计过程。根据分频技术原理,使用Altera公司的EP2C8Q208C8芯片为核心器件,在Quartus II平台上,用VHDL语言编程完成了分频器的软件设计、编译、调试、仿真和下载,然后与外围硬件电路相结合调试,最终设计出能进行2到9999分频和占空比1%到99%可调的分频器,该分频器的输入信号为1MHZ。 【关键词】FPGA;VHDL;通用分频器;分频系数;占空比 目录 第1章 引言 3 1.1课题分析 3 1.2 VHDL语言和QUARTUS II简介 3 1.2.1 VHDL简介 3 1.2.2 Quartus II简介 4 第2章 方案选择及原理分析 4 2.1 通用可控分频器硬件方案选择 4 2.2 通用可控分频器原理分析 4 2.2.1 偶数分频器 4 2.2.2奇数分频器 5 第3章 硬件设计 6 3.1系统设计的主要组成分…………………………………………………………………..6 3.2 FPGA简介 7 3.3显示电路介绍 7 第4章 软件设计 7 4.1系统分析 7 4.2系统的结构和模块划分 7 4.2.1固定数值分频模块 8 4.2.2按键和显示模块 8 4.2.3占空比和分频系数可控分频模块 9 4.3 可控分频的实现 10 第5章 软硬件的系统测试 10 结论 10 参考文献 11 致谢 11 附录Ⅰ测量的数据表 12 附录Ⅱ程序 12 第1章 引言 分频器是数字系统设计中的基本电路,,有时要求等占空比,有时要求非等占空比在同一个设计中有时要求多种形式的分频通常由计数器或计数器的级联构成各种形式的偶数分频及非等占空比的奇数分频,实现简单等占空比的奇数分频实现较为困难。本文利用VHDL硬件描述语言,通过Quartus开发平台,使用Altera公司的FPGA,设计了一种能够满足上述要求较为通用的分频器随着电子技术的高速发展,以其高速、高可靠性、串并行工作方式等突出优点在电子设计中广泛应用,代表着未来EDA设计的方向。的设计采用了高级语言如VHDL语言,进一步打破了之间的界限,。采用先进的取代传统的标准集成电路、接口电路电子技术发展的必然趋势。VHDL语言和QUARTUS II简介 1.2.1 VHDL语言简介 VHDL(VHSIC(Very High Speed Integrated Circuit)Hardware Description Language是超高速集成电路硬件描述语言是一种用于电路设计的高级语言。出现由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言 。VHDL主要应用数字电路的设计。目前,应用多数在FPGA/CPLD/EPLD的设计中一些较为单位,用来设计ASIC。VHDL语言具有多层次描述系统硬件功能的能力,既可以描述系统级电路,又可以描述门级电路。而描述既可以采用行为描述、寄存器传输描述或结构描述,也可以采用三者混合的混合级描述。另外,VHDL支持惯性延迟和传输延迟,还可以准确地建立硬件电路模型。VHDL支持预定义的和自定义的数据类型,给硬件描述带来较大的自由度,使设计人员能够方便地创建高层次的。FPGA/CPLD器件中去,以便进行硬件调试和验证,从而实现可编程的专用集成电路ASIC的设计。 VHDL主要用于描述数字系统的结构,行为,功能和接口除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL系统设计与其他硬件描述语言相比,具有强的行为描述能力,从而决定了成为系统设计领域最佳的硬件描述语言。强大的行为描述能力避开具体的器件结构,从逻辑行为上描述和设计大规模电子系统的重要保证 Quartus II简介 Quartus II 是Altera公司综合性PLD开发软件,支持原理图、VHDL、VerilogHDL以及AHDL等多种设计输入形式,内嵌有综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户充分利用成熟的模块,简化了设计的复杂性加快了设计速度Quartus II支持器件类型丰富图形界面。Altera在

您可能关注的文档

文档评论(0)

liwenhua00 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档