设计PCB时抗ESD的方法.docVIP

  • 1
  • 0
  • 约2.64千字
  • 约 6页
  • 2018-05-08 发布于河南
  • 举报
设计PCB时抗ESD的方法

设计PCB时抗ESD 的方法 时间:2006-09-21 来源: 作者:于水 点击:351 字体大小:【大 中 小】 来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁 MOSFET 和 CMOS 元器件的栅极;CMOS 器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB 的抗ESD 设计。 在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。 *尽可能使用多层 PCB,相对于双面 PCB 而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB 的1/10 到1/100。尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。 *对于双面 PCB 来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。一面的栅格尺寸

文档评论(0)

1亿VIP精品文档

相关文档