通信原理课程设计--时分复用通信系统的设计与实现.docVIP

通信原理课程设计--时分复用通信系统的设计与实现.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
湖南工业大学 课程设计任务书 20 —2013 学年第 学期 通信工程 专业 通信103 班级 课程名称: 设计题目: 完成期限:自 年 月 日至 年 月 日共 周 指导教师(签字): 年 月 日主任(签字): 年 月 日 课程设计理论准备: 传输两路数字信号的时分复用2DPSK通信系统原理框图(2FSK通信系统与此类似)。图中m(t)为时分复用数字基带信号,为NRZ码,发滤波器及收滤波器的作用与基带系统相同。本实验假设信道是理想的,收、发端都无带通滤波器。m(t)由数字信源提供,即为NRZ信号。 ? ? 图5-1 2DPSK时分复用通信系统 在时分复用通信系统中,为了正确地传输信息,必须在信息码流中插入一定数量的帧同步码,可以集中插入、也可以分散插入。本实验系统中帧同步识别码为7位巴克码,集中插入到每帧的第2至第8个码元位置上。帧同步模块的原理框图如图6-1所示,电原理图如图6-2所示(见附录),其内部只使用+5V电压。 ??? 本模块有以下测试点及输入输出点: ??? ? S-IN???????数字基带信号输入点(2个) ??? ? BS-IN??????位同步信号输入点(2个) ??? ? GAL??????? 巴克码识别器输出信号测试点 ??? ? ÷24???????24分频器输出信号测试点 ??? ? TH?????????判决门限电平测试点 ??? ? FS???????? 帧同步信号测试点 ??? 图6-1中各单元与电路板上元器件的对应关系如下: ??? ? ÷24分频器??? U60、U61:计数器4017;U58:C、U58:E:或门4071 ??? ? 移位寄存器????U50、U51:四位移位寄存器74175 ??? ? 相加器 ???????U52:可编程逻辑器件GAL20V8 ??? ? 判决器????????U53:可编程逻辑器件GAL20V8 ??? ? 单稳??????????U59:单稳态触发器4528 ? 与门1?????????U56:A:与门7408 ??? ? 与门2?????????U56:C:与门4708 ??? ? 与门3???????? U56:D:与门7408 ??? ? 与门4?????????U56:B:与门7408 ??? ? 或门??????????U58:A:或门4071 ??? ? ÷3分频器?????U54:计数器4017 ?????????? 触发器????????U55:JK触发器4027 ? ? ? 图6-1? 帧同步模块原理框图 ? 从总体上看,本模块可分为巴克码识别器及同步保护两部分。巴克码识别器包括移位寄存器、相加器和判决器,图6-1中的其余部分完成同步保护功能。 移位寄存器由两片74175组成,移位时钟信号是位同步信号。当7位巴克码全部进入移位寄存器时,U50的Q1、Q2、Q3、Q4及U51的Q2、Q3、Q4都为1,它们输入到相加器U52的数据输入端D0~D6,U52的输出端Y0、Y1、Y2都为1,表示输入端为7个1。若Y2Y1Y0=100时,表示输入端有4个1,依此类推,Y2Y1Y0的不同状态表示了U52输入端为1的个数。判决器U53有6个输入端。IN2、IN1、IN0分别与U52的Y2、Y1、Y0相连,L2、L1、L0与判决门限控制电压相 连,L2、L1已设置为1,而L0由同步保护部分控制,可能为1也可能为0。在帧同步模块电路中有三个发光二极管指示灯P1、P2、P3与判决门限控制电压相对应,即从左到右与L2、L1、L0一一对应,灯亮对应1,灯熄对应0。判决电平测试点TH就是L0信号,它与最右边的指示灯P3状态相对应。当L2L1L0=111时门限为7,三个灯全亮,TH为高电平;当L2L1L0=110时门限为6,P1和P2亮,而P3熄,TH为低电平。当U52输入端为1的个数(即U53的IN2IN1IN0) 大于或等于判决门限于L2L1L0,识别器就会输出一个脉冲信号。 ?当基带信号里的帧同步码无错误时(七位全对),把位同步信号和数字基带信号输入给移位寄存器,识别器就会有帧同步识别信号GAL输出,各种信号波形及时序关系如图6-3所示,GAL信号的上升沿与最后一位帧同步码的结束时刻对齐。图中还给出了÷24信号及帧同步器最终输出的帧同步信号FS-OUT,FS-OUT的上升沿稍迟后于GAL的上升沿。 ? ? 图6-3? 帧同步器信号波形 ? ÷24信号是将位同步

您可能关注的文档

文档评论(0)

ze122230743 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档