8.3 计数器8253.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8.3 可编程计数器/定时器8253 8.3.1 计数器/定时器概述 8.3.2 8235的内部结构和引脚 8.3.3 8253的控制字和编程命令 8.3.4 8235的工作方式 8.3.5 8235的应用 8.3.2 8253的内部结构及引脚 1、8253的特点 1)有3个相互独立的计数器,分别为计数器0、计数器1、计数器2。它们的结构完全相同,工作完全独立,每个计数器的工作方式取决于控制寄存器的控制字。 2)1个8位的控制寄存器。 3)既可作二进制计数/又可作十进制(BCD码)计数。 4)每个计数器有六种工作方式,通过编程设置。 5)允许输入的最高频率2.6MHZ。 (一)与外设相连的部分 计数器0、计数器1、计数器2。 引脚: CLK:时钟信号(计数脉冲),用于决定计数的快慢,下降沿减1计数。 △最高频率=2.6MHZ △ CLK受GATE的控制。 △ 当8253作计数器时,CLK接收外部脉冲信号,此脉冲信号的时间间隔可以不一致。 △ 当8253作定时器时,CLK应输入精确的时钟信号。 定时时间=初值×时钟脉冲周期。 (二)与CPU相连的部分及引脚 1、数据总线缓冲器 数据总线缓冲器的功能 送计数初值 送控制字 读计数值 2、读/写控制逻辑控制电路 接收控制信号,产生对8253的控制作用。 RD、WR、CS、A1、A0 RD:读信号,有效时表示CPU正在对8253进行读操作。 WR:写信号,有效时表示CPU正在对8253进行写操作。 CS:片选信号,有效时表示该片8253被选中。 A1、A0:地址信号,用于对8253的3个计数器及控制寄存器进行寻址。 8086:连系统地址总线的A2、A1。 8088:连系统地址总线的A1、A0。 8.3.3 8253的控制字和编程命令 1、控制字的格式 SC1 SC0 RW1 RW0 D3 D2 D1 BCD 2、编程命令 8253编程时没有严格的顺序控制,只需写入相应的端口地址。 (1)控制命令字:(写入控制口) 一个计数器工作之前,需首先设置控制字,决定:计数器、工作模式、计数格式。 (2)初值命令:(写入不同的计数器) 给出计数的初值,可以8位,也可16位。 8位:只要1条输出指令给出初值。 16位:要2条输出指令给出初值。 先送低位,后送高位。 例:8253的3个计数器端口分别为3F0H、3F2H、3F4H,控制端口3F6H,要求8253的计数器0工作在方式3,计数初值为1234H,二进制计数。编程设置初值。 MOV AL,36H MOV DX,03F6H OUT DX,AL MOV AL,34H MOV DX,03F0H OUT DX,AL MOV AL,12H OUT DX,AL 8.3.4 8235的工作方式 8253有6种工作方式,它们遵守以下基本原则: ①控制字写入时,所有的控制逻辑电路立即复位,输出端OUT进入初始状态(高电平或低电平)。 ②初始值写入以后,要经过一个时钟周期,计数器才开始计数。在时钟脉冲的下降沿,计数器作减1计数。0是计数器所能容纳的最大初始值。(用二进制时,0相当于216,用BCD码时,0相当于104。) ③通常,在时钟脉冲CLK的上升沿,门控信号GATE被采样。门控信号有高电平和上升沿两种方式。 1、方式0,计数结束产生中断 2、方式1:可重复触发的单稳态触发器 特点: (1)OUT初=高电平,当开始计数时,OUT变为低电平,计数到0时,又变为高电平。 负脉冲的宽度=初值N×时钟脉冲宽度。 (2)GATE为边沿触发,上升沿有效。硬件触发。 (3)计数可重复触发,不需要重装初值。 模式1的时序图如图: 3、方式2:分频器 特点: (1) OUT初=高电平,直到计数值减到1时,OUT 输出1个时钟周期低电平,此后自动重装初值,开始下一轮计数。

文档评论(0)

好文精选 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档