网站大量收购独家精品文档,联系QQ:2885784924

《微机原理及接口技术》复习.ppt

  1. 1、本文档共34页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《微机原理及接口技术》复习

复习 微处理器、微型计算机及微型计算机系统 微型计算机的硬件系统 微型计算机的硬件系统 数制 数值型数据:无符号数、有符号数 二进制带符号数的符号位表示:使用二进制编码的最高位,“0”表示“正”,“1”表示“负” 原码 最高位为符号位,0表示正数,1表示负数,其余各位表示数值的绝对值大小 补码 正数的补码与原码的表示相同,负数的补码为其原码除符号位之外的各位按位取反后再加1 数制 补码与真值的转换 正数的补码等于其真值,即正数补码的真值就等于正数补码本身的二进制值 对于负数的补码首先确定其符号位,然后将补码按位全部取反再加1,即得到其真值的绝对值 以机器字长为8位为例:  [X]补时,正数,即X=+1010011B=+83  [X]补时,负数,将[X]补按位取反再加1,得=83,即X=-83 BCD码 用4位二进制数来表示1位十进制数的编码方法称为二进制编码的十进数或称为二—十进制数,简称BCD码 8086CPU 8086CPU 1、BIU ① 总线控制逻辑  ② 指令指针寄存器IP ③ 段寄存器    ④ 地址加法器 ⑤ 指令队列缓冲器 2、EU ① 算术逻辑单元(ALU) ② EU控制电路 ③ 寄存器组 8086CPU CPU取指过程 CPU向内存写数过程 8086寄存器结构 1、 数据寄存器AX、BX、CX、DX (16位) 2、 专用寄存器SP、BP、SI、DI (16位)用来存放操作数或偏移地址 3、 段寄存器CS、DS、SS、ES(16位)用来存放代码段、数据段、堆栈段、附加段的段基址 8086寄存器结构 4、 指令指针寄存器IP(16位)用来存放代码段中的指令的偏移地址,在程序运行的过程中,IP自动加“1” ,始终指向下一条指令首字节,它与CS寄存器联用确定下一条指令的物理地址,是用来控制指令序列的执行流程的寄存器 8086寄存器结构 5、 标志寄存器FLAG (16位)  6个状态位记录指令操作后结果的状态信息,由CPU根据结果自动设置   CF 进位标志  SF 符号标志  OF 溢出标志   PF 奇偶标志  ZF 零标志   AF 辅助进位标志 3 个控制位控制处理器的操作,根据需要由程序用指令设置   DF 方向标志  IF 中断允许标志  TF 陷阱标志 8086总线的工作周期 指令周期:执行一条指令所需的时间,不同指令的指令周期不等长 总线周期:CPU访问内存或I/O端口存/取一个数据或指令所用的时间,一个基本的总线周期由4个时钟周期组成 时钟周期:时钟脉冲的重复周期 8086的引脚及工作模式 最小模式:单微处理器模式,系统中只有一个8086微处理器,所有的总线控制信号均由CPU直接产生,因此系统中的总线控制电路少,控制信号较少,一般不必接总线控制器 最大模式:多微处理器模式,系统中可包含2个或2个以上微处理器,其中一个8086为主处理器,其他的微处理器为协处理器(如8087、8089) 系统中控制信号较多,需要通过总线控制器与总线相连,控制总线驱动能力较强    8086存储器组织 分段技术 8086CPU的时序 在微机系统中,CPU是在时钟信号CLK控制下,按节拍有序地执行指令序列。从取指令开始,经过分析指令、对操作数寻址,然后执行指令、保存操作结果,这个过程称为指令执行周期。 指令周期:执行一条指令所需要的时间。 总线周期(机器周期):CPU通过总线与存储器或I/O接口进行一次数据传输所需的时间。 T状态(时钟周期):CPU处理动作的最小单位。 第三章 一、七种寻址方式 二、七类指令系统 三、汇编语言源程序的结构 四、伪指令 五、顺序、循环、分支和子程序4种结构形式。 第四章 总线 一、总线的分类 系统总线 一、PC总线    PC总线又称PC/XT总线,是早期的IBM PC机及PC/XT机所采用的系统总线,支持8位数据传输和10位寻址空间,最大数据传输速率为5MB/s   PC总线由62条引线组成,分成A、B两排 系统总线 二、ISA总线 ISA总线又称PC/AT总线,它的最大传输速率为8MB/s,支持16位数据传输和24位寻址空间   至今仍有某些系统主板上保留有ISA总线插槽   ISA总线是在PC总线上再扩展36条引线形成的,分为前62引线和后36引线的两个插槽(分成C、D两排),成为16位总线 系统总线 三、EISA总线 EISA是对ISA总线的扩充。EISA总线插槽的外形与ISA总线完全相同,但插槽为上下两层结构:上层定义与ISA一样,下层引线为EISA的扩充部分,在A、B、C、D四列引线的下面分别有E、F、G、H亦是4列,共90条引

文档评论(0)

asd522513656 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档