用VHDL语言设计可逆计数器与微分电路.docVIP

用VHDL语言设计可逆计数器与微分电路.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用VHDL语言设计可逆计数器与微分电路

电子技术综合设计 实验报告 实验名称:设计入门 系(科):信息与科学技术系 班 级:180932 学 号姓 名: 完成时间: 年4月2日 南京师范大学 实验1 4位BCD码可逆计数器 一、实验目的 1.学习Quartus II 软件的基本使用方法; 2.掌握VHDL语言设计方法; 3.学习在Quartus II 软件下原理图设计输入与仿真的方法; 4.掌握BCD码计数器的VHDL语言的打设计方法; 5. 学习自底向上的层次化设计方法; 二、实验设备 软件:Quartus软件 硬件:PC机一台 三、实验内容 用VHDL语言设计一个4位BCD码可逆计数器,输入为时钟clk和控制信号dir,输出为q[3..1]。 四、实验原理与分析 (1)、计数器是十分常用的时序逻辑器件:常用于计数、分频、定时、产生节拍和脉冲序列; (2)、使用时应注意其功能特点和输入、输出信号的特性:电平/脉冲、正/负极性等。 五、实验要求 (1)BCD码即二-十进制码,用四位二进制位表示一位十进制数。 (2) 要求设计一个4位BCD码可逆计数器。 (3) 由输入端口dir控制计数的方向。 dir=‘0’时,为加法计数器; dir=‘1’时,为减法计数器。 六、实验结果 (1)、程序代码截图如下: (2)、功能仿真图如下: 实验2 微分电路 一、实验目的 1.进一步熟悉Quartus II 软件的基本使用方法; 2.掌握VHDL语言设计方法; 3.学习在Quartus II 软件下模块化电路设计方法; 4. 学习自底向上的层次化设计方法; 5. 学习在Quartus II软件下数字系统的基本设计与功能仿真的方法; 二、实验设备 软件:Quartus软件 硬件:PC机一台 三、实验内容 用VHDL语言设计一个D触发器,输入为时钟clk和输入信号d,输出为q和nq。 四、实验原理与分析 (1)微分电路可把矩形波转换为尖脉冲波。 (2)此电路的输出波形只反映输入波形的突变部分,即只有输入波形发生突变的瞬间才有输出,而对恒定部分则没有输出。 五、实验要求 (1)、 用VHDL语言,采用自底向上的层次式设计方法来设计D触发器; (2)、生成D触发器模块符号; (3)、创建顶层原理图文件,在原理图文件中调用D触发器模块和其它的逻辑门电路,来实现设计; (4)、用功能仿真的方法进行电路仿真。 六、实验结果 (1)D触发器程序代码截图如下: (2)原理图文件截图如下: (3)仿真波形截图如下:

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档