ch11 微型计算机总线技术 知识 《微机原理、汇编语言与接口技术 知识》课件.pptVIP

ch11 微型计算机总线技术 知识 《微机原理、汇编语言与接口技术 知识》课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ch11 微型计算机总线技术 知识 《微机原理、汇编语言与接口技术 知识》课件.ppt

控制传输的流程 建立过程使用SETUP包,如果涉及数据只能使用DATA0包。设备用ACK应答或不应答; 可选的数据过程。第一个数据包必须为DATA1包,每正确传输一个数据包就在DATA1、DATA0之间切换; 使用握手包的状态过程,只能使用DATA1包。 控制传输过程举例 11.5.3 USB的传输方式(续) 实时传输:用于以固定速率抵达或在指定时刻抵达,可以容忍偶尔数据出错的场合(如麦克风、喇叭等设备)。 只有令牌包和数据包,无应答包; 数据传送是否正确,通过CRC校验。 第11章 微型计算机总线技术 11.1 总线概述 什么是总线?有什么作用? 总线 ——被计算机系统中多个部件 分时 共享 的一组 信息传输线 及 相关逻辑。 组成: 一组传输线、总线接口和总线控制器。 共享:总线所连的各部件通过它来传递信息。 分时:某一时刻只允许一个部件向总线发送信息 分时共享的实现:硬件(如三态门)+ 软件(如协议) 作用: 计算机结构模块化,便于扩展 提高计算机系统的数据吞吐量 计算机中的总线结构形式 总线结构形式也在不断地发展演变,先后经历了单线结构、双总线结构和多总线结构形式。 单总线结构形式 各硬件模块都连接在唯一的一组总线上,结构简单。 如8086、8088计算机系统 计算机中的总线结构形式 双总线结构形式 双总线结构以上的计算机,将性能类似度分类; 每一类器件通过一组信号线相连,例如: 计算机中的总线结构形式 多总线结构形式 三总线及以上统称为多总线结构; 现代计算机多采用多总线结构,例如: 注:不同计算机系统采用的结构形式各不相同,同一种总线结构形式在不同计算机系统中的表现形式也不完全一样。 几种典型总线的性能比较 总线名称 ISA EISA MCA PCI PCI Express FutureBus+ 适用机型 80286/386 486 系列机 386/486/586 系列机 IBM系列机 IBM个人机 与工作站 Pentium 系列机 PowerPC Alpha工作站 Pentium4 系列机 AMD64 系列机 多处理机 系统 串/并类型 并 并 并 并 串 并 总线宽度 16位 32位 32位 32位 1位/差分 64/128/256 地址宽度 24位 32位 32位 32/64位 64 总线名称 ISA EISA MCA PCI PCI Express FutureBus+ 信号线数 98 143 109 120 36 总线频率 8MHz 8.33 MHz 10 MHz 33MHz 最大传输率 15Mb/s 33Mb/s 40Mb/s 133Mb/s 双向500MB/s 3.2GB/s 时序控制方式 准同步 同步 同步 同步 同步 异步 64位扩展能力 不可以 无规定 可以 可以 负载能力 8 6 无限制 3 点对点 并发工作 可以 全双工 引脚复用 非 非 非 复用 非 11.1.2 总线的分类 总线技术在现代计算机系统中有着举足轻重的作用,种类繁多,可按不同的角度归类如下: 按照信息传送方式 并行总线和串行总线 按照信号定时方式 同步总线、异步总线和准同步总线 按照在计算机系统中所处的层次和地位 片内总线:用于连接集成电路芯片各个主要组成部分; 局部总线:CPU引脚的延伸线路 ; 系统总线:连接计算机系统中CPU、主存、I/O设备等各大功能模块; 外总线:计算机系统之间或者与其它系统间的总线。 11.2 ISA总线 最初是IBM公司为推出基于Intel 80286中央处理器的计算机系统而采用的总线标准。用它将CPU、主存、各种I/O接口电路等通过一组ISA总线连接在一块,采用了单总线结构形式。 ISA总线不是一种开放型的总线,它与CPU的引脚有着较密切的联系,属于与硬件有关的总线。 ISA总线信号分为4组,A、B组各包含31个信号,C、D组各包含18个信号,因此ISA总线中共有98个信号。 A23~A0:24根地址线,访问主存空间为16MB; D15~D0:16根数据线,依次总线操作最多传送16bits。 :I/O读取命令; :I/O写入命令; :主存储器读取命令; :主存储器写入命令; IRQ3~IRQ7、IRQ9~IRQ12、IRQ14~IRQ15:16个外部可屏蔽中断请求输入信号; DRQ0~DRQ3、DRQ5~DRQ7:7个DMA请求信号;    ~   、 ~    :7个DMA应答信号。 AEN:地址锁存允许信号,由DMA控制器发出。 ISA总线中的主要信号 ~ 11.3 PCI总线 PCI的产生与20世纪90年代以来高性能图形处理技术、多媒体技术以及Pentium处理器的面世和新

您可能关注的文档

文档评论(0)

yuzongxu123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档