- 1、本文档共42页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章__FPGA开发平台 FPGA应用技术 知识基础教程 [电子教案].ppt
第3章 FPGA开发平台;概 述 ;SEED-XDTK XUPV2Pro系统平台的原理框图 ;XUPV2Pro原理框图 ;XUPV2Pro 板卡特性简介 ;(12)一路MGT(Multi-Gigabit Transceivers)扩展接口;
(13)三个SATA端口,两个主端口和一个目标端口;
(14)与Virtex-II Pro I/O管脚相连接的4个LED显示接口;
(15)与Virtex-II Pro I/O管脚相连接的4路拨码开关输入;
(16)与Virtex-II Pro I/O管脚相连接的5路按键输入;
(17)与80个Virtex-II Pro I/O管脚相连接的6个扩展接口;
(18)与40个Virtex-II Pro I/O管脚相连接的1个高速扩展接口;
(19) 100 MHz系统时钟,75 MHz SATA时钟;
(20)板上电源;
(21)上电复位电路、手动复位,方便安全;
(22) PowerPC 405复位电路。;; XUPV2Pro板卡的主要技术指标如下:
(1)主处理器:XC2VP30,FFG896C;
(2) DDR SDRAM:片外16M×32位;
(3) PLATFORM Flash:片外32 MB;
(4) CF卡:片外8 MB;
(5)拨码开关输入:片外4路,开关状态为“ON”时,FPGA 逻辑为“0”;
(6) LED灯输出:片外4路,FPGA 逻辑为“1”时,点亮相应LED灯;
(7)按键输入:片外5路,按键选中时,FPGA逻辑为“0”;
(8)音频输入:2通道,Microphone输入、Line In输入 (输入范围2Vrsm),支持 8~96kHz,16/20/24/32位采样;;(9)音频输出:2通道,Line Out输出、AMP输出(输出范围1Vrsm,10 kΩ/50 pF负载)支持8~96 kHz,16/20/24/32位采样;
(10)异步串口:3通道,RS232模式的传输率为1 Mbaud;
(11)XSGA接口:VGA接口,RGB格式,视频DAC芯片的像素时钟为180 MHz,视频输出像素为1280×1024,刷新频率为75 Hz,最大分辨率为1600×1200,刷新频率为70 Hz;
(12)MGT扩展接口:4路,1路为SMA接口,用户提供时钟输入,3路为SATA接口,两个主端口一个目标端口,SATA接口时钟为75 MHz;
(13)以太网接口:10M/100M base-TX标准,标准的带红、绿、黄3个LED指示灯的RJ45连接器,绿灯指示连接状态,黄灯指示数据传输或传输速度;
(14)扩展接口:6路,与80个Virtex-II Pro I/O管脚相连接的,带有电压保护;
(15)高速扩展接口:1路, 与40个Virtex-II Pro I/O管脚相连接;
(16)工作温度:0~70℃。;3.3 XUPV2Pro开发板主要模块介绍 ;XUPV2Pro开发板主要模块示意图 ;时钟管理模块 ;电源管理模块 ;下载配置模块——ACE模块 ; Platform Flash模块 ;扩展接口模块 ;带状电缆 ;高速扩展芯片外部结构图 ;MGT模块 ;串口通信模块 ;PS/2接口模块 ;串行的接收键盘送来的扫描码的功能主要有:;RS232接口模块 ;以太网接口模块 ;音、视频传输模块 ;VGA显示接口(J13)可完成FPGA/CPLD芯片对CRT液晶显示屏的控制显示。视频的数/模转换功能的实现主要是通过DAC芯片RMS3818(U29)完成的,它可以操作高达180 MHz的像素时钟。在70 Hz的刷新频率下,允许1600×1200的最大分辨率。输入时钟控制信号是水平同步、垂直同步及像素时钟。 ;3.4 SEED-XDTK_MBOARD 板卡介绍 ;开发板能够直接通过FPGA控制的资源包括: ;3.5 SEED-XDTK_MBOARD板卡主要模块介绍 ;1.显示模块 ;LED点阵显示方式有静态显示和动态显示两种。静态显示原理简单,控制方便,但硬件接线复杂。在实际应用中一般采用动态显示方式。 ;LED点阵示意图 ;LCD液显的构造是在两片平行的玻璃当中放置液态的晶体,两片玻璃中间有许多垂直和水平的细小电线,按照通电与否来控制杆状水晶分子改变方向,将光线折射出来产生画面。;LED数码管用7段发光二极管来显示数字,加上小数点共有8个发光二极管。N段LED数码管以静态方式显示时,需要用8×N条信号线。与前三种显示模块不同的是,该7段数码管点亮为高电平有效。; 数码段引脚图 ;SEED-XDTK_MBOARD板卡上主要有USB控制模块(J7)和CAN总线控制模块(J6)。 ; USB接口管脚
排列图 ; CAN(Controller Area Network)
您可能关注的文档
- 第3章 节 农产品加工5-果蔬加工(学生版) 第四章 节 农产品加工与生物质加工 农业工程概论 3.ppt
- 第3章 节 卤化 精细有机合成化学与工艺学课件.ppt
- 第3章 节 合同的订立 合同法 .ppt
- 第3章 节 商业银行法律规范(修改) 金融法理论与实务.ppt
- 第3章 节 城市经济增长与发展 城市经济学课件.ppt
- 第3章 节 城市规划的任务与编制 城市规划原理课件.ppt
- 第3章 节 基本图形绘制 中文版AutoCAD 2012课件.pptx
- 第3章 节 基础资料设置(会计信息系统使用教程).ppt
- 第3章 节 塑料制品结构工艺设计 《塑料成型工艺与模具设计》课件.ppt
- 第3章 节 对外贸易的国家管制 报关实务课件.ppt
文档评论(0)