SSI组合逻辑电路设想实验报告.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SSI组合逻辑电路设想实验报告

华中科技大学 《电子线路设计、测试与实验》实验报告 实验名称: SSI组合逻辑电路设计 院(系): 自动化学院 专业班级: 自实1201班 姓名: zj 学号: U2012145 时间: 2014.4.10 地点: 南一楼东306 实验成绩: 指导教师: 汪小燕 2014 年 4月 10 日 SSI组合逻辑电路设计 实验目的 掌握用SSI(小规模数字集成电路)实现简单组合逻辑电路的方法。 掌握简单数字电路的安装和调试技术。 进一步熟悉数字万用表、示波器等仪器的使用方法。 熟悉用Verilog HDL描述组合逻辑电路的方法,以及EDA仿真技术。 二.实验元器件及条件 集成电路 74HC00 1片; 74LS04 1片 计算机、MAX+PLUSⅡ 10.2集成开发环境、可编程器件实验板及专用的在系统编程电缆 三、预习要求 按设计步骤,根据所给器件设计实验内容的逻辑电路图。 在附录C中查出74LS00、74LS04的引脚排列图。 四.实验说明 1.组合逻辑电路的设计流程 图4.1 用SSI构成组合逻辑电路的设计过程 2.组合逻辑电路设计举例 (1)首先进行逻辑抽象。 (2)写出逻辑表达式。 (3)变换逻辑表达式。 (4)画出逻辑电路图。 (5)仿真验证。 (6)实验验证。 插板 在做完仿真之后,就可以根据设计的逻辑图选择相应的芯片进行插板,通过给不同输入高低电平组合来测输出电平的高低,从而检测是否符合实验要求。 五.实验内容 求反加1 1.根据给定的器件,设计一个能对4个输入进行取反加一,先进行实验仿真,然后用插板实现。 ①真值表 输入 输出 Data_in3 Data_in2 Data_in1 Data_in0 Data_out3 Data_out2 Data_out1 Data_out0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 0 0 1 0 1 1 1 0 0 0 1 1 1 1 0 1 0 1 0 0 1 1 0 0 0 1 0 1 1 0 1 1 0 1 1 0 1 0 1 0 0 1 1 1 1 0 0 1 1 0 0 0 1 0 0 0 1 0 0 1 0 1 1 1 1 0 1 0 0 1 1 0 1 0 1 1 0 1 0 1 1 1 0 0 0 1 0 0 1 1 0 1 0 0 1 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 0 1 ②代码: module MyOpposAdd1 (datain[3:0], dataout[3:0]); input [3:0]datain; output [3:0]dataout; reg [3:0] dataout; always @(datain) begin case(datain) 4b0000: dataout = 4b0000; 4b0001: dataout = 4b1111; 4b0010: dataout = 4b1110; 4b0011: dataout = 4b1101; 4b0100: dataout = 4b1100; 4b0101: dataout = 4b1011; 4b0110: dataout = 4b1010; 4b0111: dataout = 4b1001; 4b1000: dataout = 4b1000; 4b1001: dataout = 4b0111; 4b1010: dataout = 4b0110; 4b1011: dataout = 4b0101; 4b1100: dataout = 4b0100; 4b1101: dataout = 4b0011; 4b1110: dataout = 4b0010; 4b1111: dataout = 4b0001; endcase end endmodule 波形仿真结果: 以上的波形可以看出插板实现四位取反加一的基本功能。对照真值表可知符合要求。 2.2位二进制求反加一插板实现 ①真值表 输入 输出 Data_in1 Data_in0 Data_out1 Data_out0 0 0 0 0 0 1 1 1 1 0 1 0 1 1 0 1 ②电路图: 插板实现只需使用两块芯片5个逻辑门即可。 2.附加实验:2线-4线译码器 编程代码如下 仿真波形图如下: 从上面的波形图我们可以看出:与真值表一致。仿真下载完成。 六.实验中遇到的问题及处理方法 仿真下载较简单,问题不多,只是写代码时的文件名有误,不过很快就改正过来了,后面仿真下载也比较顺

文档评论(0)

yxutcangfp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档