- 1、本文档共30页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EPM7128验板说明书
DCPLD -2 型 CPLD 实验板使用说明
一、基本输入实验
在循序渐进、由浅人深的思想指导下,安排练习实验时首先由基础实验人手,如基本
I/O 输入/输出、键盘、LED 发光管显示和 LED 数码管显示实验等,通过这些实验让用户感
受和熟悉 CPLD 的开发过程,熟习 CPLD 开发工具的使用方法和 VerilogHDL 语言的编程方
法;紧接着安排了较为经典、复杂的提高篇实验,如数字电子琴、数字钟、交通灯和频率计
等,完成这些后将真正感受到开发 CPLD 的乐趣,体会到开发CPLD 就这么简单。
1.点亮发光二极管
(1)要 求
点亮 DCPLD -2 型 CPLD 实验板上的 4 个发光二极管(分别是 L1 、L3 、L5 和 L7) 。通
过此实验让用户逐步了解、熟悉和掌握 CPLD 开发软件的使用方法及 Verilog HDL 的编程方
法。
(
2 )分 析
在 DCPLD -2 型 CPLD 实验板上已经为用户准备了 8 个发光二极管 L1~L8 ,其硬件原
理图如图 1 所示。在 DCPLD -2 型 CPLD 实验板中,标号 LEDl~LED8 与芯片的 30、31、
33~37 和 39 引脚相连,只要正确分配并锁定引脚后,在相应的引脚上输出低电平 “
o
”
,就
可实现点亮该发光二极管的功能。
(3 )程序设计
由于要求是实现点亮 4 个发光二极管,因此只须在相应的引脚上输出低电平 “0 ”即可,
完整的 Verilog HDL 程序如下。
①利用连续赋值 assign 语句来实现,文件名 led 1.v。
module ledl (1edout ); //模块名ledl
output[7:0]ledout ; //定义输出口
图 1 发光二极管原理图
assign ledout=8’b01010 101; //输出0x55
endmodule
②利用过程赋值语句来实现,文件名 led.v 。
module 1ed (ledout) ; //模块名1ed
output[7 :0] ledout ; //定义输出口
reg[7 :0]ledout ; //定义寄存器
always //过程1
begin
ledout=8b0l0l0l0l ; //输出0x55
end
endmodule
(4 )实验方法
在 DCPLD -2 型 CPLD 实验板上演示实验的方法如下。
①双击 MAX+plus Ⅱ软件快捷图标进入 MAX+plus Ⅱ集成开发环境,新建工程项目文件
led.pof ,并在该项目下新建 Verilog HDL 源程序文件 led.v 或 ledl.v ,输入上面的程序代码并
保存。
②然后为该工程项目选择一个目标器件并对相应的引脚进行锁定,在此所选择的器件应
该是 Altera 公司的 EPM7 128SLC84—10 芯片,引脚锁定方法如表 1 所列。
引脚 信号 引脚 信号
30 ledout0 35 ledout4
31 ledout 1 36 ledout5
33
文档评论(0)