- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
QuartusII原理图---输入篇
QuartusII的使用:原理图输入篇
QuartusII是MaxplusII的升级版,其功能比MaxplusII更加强大,主要是增加了与其它EDA工具(仿真、综合等工具)的接口,另外它具有更强大的时序分析、时序优化等功能。这里主要介绍QuartusII的基本功能与使用方法:
新建一个文件夹作为工程项目目录,注意此目录不能为根目录,不能用中文命名。
为设计建立项目及文件
建立项目(或工程project)在file下选择new project wizard(左下图),在弹出的窗口中第一个空格框内选择该项目存放的路径(即第1步所建立的项目目录的路径),第二个空格框内填入项目名称(右下图,注意项目名称一定不能为中文,只能为英文,比如可取名为myproject),完成后点击finish。
建立原理图文件
执行File—New,选择Block Diagram/Schematic File,执行File—Save as命令,给文件取名,文件名同样用英文命名,文件名的后缀为.bdf,将Add file to current project选项选中,使得该文件添加到刚建立的工程中去。
建立原理图文件
编辑输入原理图文件
在原理图编辑区的一个位置双击鼠标的左键,将弹出Symbol对话框,或单击鼠标右键在弹出的选择对话框中选择Insert—Symbol,也会弹出Symbol对话框。用单击的方法展开Liabraries栏中的元件库,其中Primitives为基本元件库,打开Logic子库,里面是常用的与门、或门和非门等门电路。选中要用的元件,点击OK按钮,将该图样移动到编辑区合适的地方单击鼠标左键便可。
所需的元件都画好后,将所有的门电路按照连接好。
(2)设定各输入输出引脚名。双击任意一个input元件,在弹出的引脚属性对话框中的第一行Pin name(s)文本框中填入引脚名称即可,第二行默认值,不需要改动。用类似的方法设定其他输入和输出引脚名。
最后保存设计图形文件。按save按钮(软盘标志的那个图标)进行保存。
4. 编译设计图形文件。
执行Processing-----Start Compilation,进行编译。或者按快捷键:Ctrl+L也能完成编译。
5. 时序仿真
编译成功之后,接下来进行时序仿真操作。若编译不成功,则需要根据编译报告的结果进行改错,直到编译成功为止。
新建用于仿真的波形文件
在file下选择new,在弹出的窗口中选择other files,再选择vector waveform file,这样就能对波形文件进行编辑了。在下图所示的波形文件编辑窗口的name栏中,点右键选择insert node or bus,会弹出图2所示窗口。在图2中点击node finder,这样就能把设计中所有的输入输出端的名称调入。在点击node finder之后,会出现图3所示窗口,在图3的filter一栏选择 pin all(意思是设计中所有的输入输出端),然后点击list,此时所有的输入输出端都会出现在图3的node find 那一栏,选择好所有找到的端口添加图3的selected nodes那一栏,点击ok,然后再在图2中点击ok。
(2)编辑输入波形。
完成上面一步操作之后,就可以在图1中画输入端的波形了。(注意,只能对输入断口的波形进行编辑)。编辑波形时,只需要选择某一个时间段,然后在菜单edit-value中为该时间段的波形设置一个值,最后完成整个波形的编辑。
(3)保存波形文件。
将波形文件保存,原理图设计时,文件名默认便可。(注意:以后用VHDL设计的时候,此处的波形文件名需要与VHDL源文件名称保持一致)。
图1
图2
图3
(4)仿真
在菜单Processing中选择start simulation命令,进行仿真。仿真结束,再次打开波形文件,就可以观察到输出端的波形,从而能判断设计是否有错误。
5. 打包生成元件符号
执行File----Greate/update----Greate Symbol Files for Current File命令,将设计电路封装生成一个元件符号,供以后在原理图编辑器下进行层次设计时调用。
所生成的符号存放在当前工程目录下,文件名为所设计器件的名称(如half_add,half_add),文件后缀名为.bsf.
3
您可能关注的文档
最近下载
- 2023神经重症监护患者脑水肿的急性治疗指南(完整版).pdf VIP
- 2025-2026年初中信息技术安徽初二水平会考真题试卷 .pdf VIP
- (新课标)新高教版中职信息技术(基础模块)上册1.2《认识信息系统》说课稿.docx
- 高一自主招生数学试题及标准答案.docx VIP
- 四措两案标准模板.doc
- 2025年初中信息技术初二水平会考真题试卷 含答案考点及解析 .pdf VIP
- 重庆西南大学附属中学体育馆结构设计-建筑结构.PDF
- 红楼梦英文版(杨宪益译)_精品.doc
- 2025年初中信息技术初二水平会考真题含答案考点及解析 .pdf VIP
- 2024年初中信息技术会考试题含答案.doc
文档评论(0)