- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
无线通信实验手册第二章FPGA的设计基础.ppt
* 2) 逻辑优化和综合 化简所有的逻辑方程或用户自建的宏,使设计所占用的资源最少。综合(Synthesis)优化是指将HDL语言、原理图等设计输人翻译成由基本门、RAM、触发器等基本逻辑单元组成的逻辑网表,并根据目标与要求(约束条件)优化所生成的逻辑网表,输出标准格式的网表文件,供FPGA厂商的布局布线器进行实现。 3) 适配和分割 确定优化以后的逻辑能否与器件中的宏单元和I/O用单元适配,然后将设计分割为多个便于识别的逻辑小块形式映射到器件相应的宏单元中。分割可以全自动、部分或全部用户控制,目的是使得器件数目最少,器件之间通信的引出端数目最少。 * 4) 布局和布线 所谓布局(Place)是指将逻辑网表中的硬件原语或底层单元合理地适配到FPGA内部的固有硬件结构上,布局的优劣对设计的最终实现结果(包括速度和面积两个方面)影响很大。 所谓布线(Route)是指根据布局的拓扑结构,利用FPGA内部的各种连线资源,合理正确地连接各个元件的过程。一般情况下,用户可以通过设置参数指定布局布线的优化准则。布线之后软件自动生成报告,提供有关设计中各部分资源的使用情况等信息。 * 将布局布线的时延信息反标注到设计网表中,所进行的仿真就叫时序仿真(Timing Simulation)或布局布线后仿真,简称后仿真。 由于不同器件的内部延时不一样,不同的布局布线方案也给延时造成不同的影响,因此在设计处理以后,对系统和各模块进行时序仿真,分析其时序关系,估计设计的性能,以及检查和消除竞争冒险等是非常有必要的。通过布局布线后仿真能检查设计时序与FPGA的实际运行情况是否一致,确保设计的可靠性与稳定性。 5、时序仿真 * 时序仿真完成后,软件可产生供器件编程使用的数据文件。对FPGA来说,是产生位流数据文件,然后将编程数据放到相应的FPGA器件中去。器件编程需要满足一定的条件,如编程电压、编程时序、编程算法等。一次性编程的FPGA需要专用的编程器完成器件的编程工作,基于SRAM的FPGA可以由EPROM或其他存储器件进行配置。在线可编程的FPGA器件不需要专门的编程器,只需要一根编程下载电缆就可以了。 6、器件编程与测试 可编程逻辑器件结构简述 1 第二章: FPGA设计基础 Xilinx FPGA 器件 2 * FPGA的一般设计流程 3 FPGA在DSP领域中的开发 4 本章小结 5 * FPGA在DSP领域中的开发 4 Matlab具有用法简单、扩展性好、资源库丰富以及与其他软件接口方便的特点,已经成为电子信息和信号处理领域人员必备的工具软件之一。DSP 设计人员可联合使用 MATLAB 和 FPGA开发环境如Xilinx的ISE等在 FPGA 内进行开发来完善 DSP 设计。MATLAB和ISE的联合使用主要通过以下两个途径来实现:一种方法是MATLAB辅助ISE,另一种方法是利用接口软件AccelDSP、System Generator。 联合使用MATLAB和ISE进行DSP的开发时,要确保安装版本的一致,在本例程中MATLAB版本为R2010a,ISE版本为12.2,安装ISE前首先安装MATLAB R2010a 。 * * 在进行ISE的安装时,可根据需要选择相应组件,如下图所示选择ISE Design Suit:System Edition或ISE Design Suit:DSP Edition。 * 安装过程中会提示选择关联相应的MATLAB版本。 选择添加后完成安装。 * 利用MATLAB辅助辅助FPGA的逻辑设计 MATLAB和ISE联合使用流程 分析出算法的瓶颈所在,将程序的串行结构改为并行结构,接着利用MATLAB完成定点仿真,得到满足性能需求的最小定点位宽以及中间步骤计算结构的截取范围。 利用MATLAB来加速浮点算法的实现和功能设计,即在进行FPGA设计之前,先用MATLAB实现浮点算法,分析出算法的瓶颈所在。 版板所有 ? 广州周立功单片机发展有限公司 2007 版板所有 ? 广州周立功单片机发展有限公司 2007 可编程逻辑器件结构简述 1 第二章: FPGA设计基础 Xilinx FPGA 器件 2 * FPGA的一般设计流程 3 FPGA在DSP领域中的开发 4 本章小结 5 可编程逻辑器件结构简述 1 简单来分,可编程逻辑器件PLD可分为简单的PLD和复杂的PLD。 简单的PLD分为:PROM、PL
文档评论(0)