第7章 门电路和组合逻辑电路《电子技术知识(第2版)》课件.ppt

第7章 门电路和组合逻辑电路《电子技术知识(第2版)》课件.ppt

  1. 1、本文档共164页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章 门电路和组合逻辑电路《电子技术知识(第2版)》课件.ppt

第七章 门电路和组合逻辑电路;第一节 常用的数制;2、二进制数;3、八进制;5、不同数制间的转换;模拟信号:随时间连续变化的信号;; 处理数字信号的电路称为数字电路,它注重研究的是输入、输出信号之间的逻辑关系。;脉冲幅度 A;第三节基本逻辑门电路及其组合;220V;B;3. 非运算(非门);二、 分立元件基本门电路;1、 二极管“与” 门电路;3) 逻辑关系:;2、 二极管“或” 门电路;3) 逻辑关系:;3、 晶体管“非” 门电路;逻辑式:;;;3.与或非逻辑;例:根据输入波形画出输出波形;第四节 集成门电路;输入级;;;;4输入二“与非”门;1) 电压传输特性:;A;输入 高电平 电压UIH;A; 指一个“与非”门能带同类门的最大数目,它表示带负载的能力。对于TTL“与非”门 NO ? 8。;1;5)平均传输延迟时间 tpd ;2. 三态输出TTL“与非”门电路;“0”;;三态门应用:;;OC门的特点:;1.CMOS“非”门电路;D;D;D;4.CMOS传输门电路;4.CMOS传输门电路;4.CMOS传输门电路;5.三态输出CMOS门电路;三、 集成逻辑门电路使用中的 几个实际问题;一般不允许将多余的输入端悬空 1)对“与”门、“与非”门电路,应将多余输入端经一电阻或直接接电源正端; 2)对“或”门、“或非”门电路,应将多余输入端接“地”; 3)如果前级有足够的驱动能力,也可将多余输入端与信号输入端联在一起。;3.CMOS门电路与TTL门电路的连接;3. CMOS门电路与TTL门电路的连接;4. 门电路驱动分立元件电路;第五节 逻 辑 代 数; 基本运算法则;证:;;二、 逻辑函数的表示方法; 1. 真值表(状态表); 2. 逻辑表达式;各组合之间 是“或”关系; 3. 逻辑图;三、逻辑函数的化简;;(4)配项法;; 2.逻辑函数的卡诺图化简法;m0;例1:判断下列哪些是最小项(四变量);如:三个变量,有8种组合,最小项就是8个,卡诺图也相应有8个小方格。;卡诺图;1)根据状态表画出卡诺图;2)根据逻辑式画出卡诺图;(3)用卡诺图化简逻辑函数;A;( 3)应用卡诺图化简逻辑函数;00;解:;第六节 组合逻辑电路的分析与设计;一、 组合逻辑电路的分析;例 1:分析下图的逻辑功能;(2) 应用逻辑代数化简; (3) 列逻辑状态表;(1) 写出逻辑式; (2) 列逻辑状态表;例3:分析下图的逻辑功能;B;二、 组合逻辑电路的设计;例4:设计三人表决电路,多数人同意,通过;否则不通过。;(2) 由状态表写出逻辑式;(4) 根据逻辑表达式画出逻辑图。;;例 5: 某工厂有A、B、C三个车间和一个自备电站,站内有两台发电机G1和G2。G1的容量是G2的两倍。如果一个车间开工,只需G2运行即可满足要求;如果两个车间开工,只需G1运行,如果三个车间同时开工,则G1和 G2均需运行。试画出控制G1和 G2运行的逻辑图。; 逻辑要求:如果一个车间开工,只需G2运行即可满足要求;如果两个车间开工,只需G1运行,如果三个车间同时开工,则G1和 G2均需运行。;(2) 由状态表写出逻辑式;(4) 用“与非”门构成逻辑电路;(5) 画出逻辑图;例6、设医院某科有A、B、C、D共4个监护病房,在护士值班室对应设置4个呼唤指示灯L1、L2、L3、L4。要求当A病房有呼唤时,无论其他病房是否有呼唤,只有L1灯亮;当A病房无呼唤,而B病房有呼唤时,无论C、D病房是否有呼唤,只有L2灯亮;当A、B病房无呼唤,而C病房有呼唤时,无论D病房是否有呼唤,只有L3灯亮;只有当A、B、C病房无呼唤,而D病房有呼唤时,L4灯才亮。试画出满足上述要求的优先照顾病重患者的呼唤逻辑图。 ;A;一、 加法器;加法器: 实现二进制加法运算的电路;1、 半加器 ;半加器逻辑状态表;2、 全加器;(1) 列逻辑状态表;逻辑图;3、多位加法器;二、 编码器;1、 二进制编码器;(1) 分析要求: 输入有8个信号,即 N=8,根据 2n ? N 的关系,即 n=3,即输出为三位二进制代码。;0 0 1; (3) 写出逻辑式并转换成“与非”式; (4) 画出逻辑图;将十进制数 0~9 编成二进制代码的电路; 列编码表: 四位二进制代码可以表示十六种不同的状态,其中任何十种状态都可以表示0~9十个数码,最常用的是8421码。; 写出逻辑式并化成“或非”门和“与非”门;画出逻辑图; 法二:;十键8421码编码器的逻辑图; 当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高的信号进行编码。;CT74LS4147 编码器功能表;C

文档评论(0)

yuzongxu123 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档