- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术课程设计liu
电子技术课程设计
——数字电子钟
齐齐哈尔大学通信与电子工程学院
电子 083:勾方园 王博
指导教师:邵洪波
2010年6月27日
数字电子钟的设计
一、选题依据
多功能数字钟电路设计,这是一个实践性很强的设计。大部分理论的计算公式,是在做了某些假定,忽略某些因素条件下推倒及求证出来的,这使得计算数值和实际数值有较大的偏差。因此,实验调整便成为我们设计的重要手段。通过此次设计,掌握常用仪器、设备的正确使用方法,学会简单的实验调试和整机指标的测试方法,提高自己的动手能力和电子电路实验的技能。学会自己分析并解决问题的方法。培养严肃、认真的工作作风和科学态度
数 字 电 子 钟 系 统 框 图
2.电路的原理图:
数字电子钟电路原理图
3.电路工作原理:
数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校时电路是来对“时、分、秒”显示数字进行校对调整。
四、电路主要元件简介
1.共阴八段数码管:数码用来指示电器的工作状态,其实数码管显示的数码均是由七个发光二极管构成的。每段上加上合适的电压,该段就点亮。为方便连接,数码管分为共阳型和共阴型,共阴极型就是七个发光管的负极都连在一起 Ω电阻5个
9.500Ω电阻14个
10.30p电容2个
11.32.768k时钟晶体1个
12.蜂鸣器
芯片连接图
1)74HC00D 2)CD4511
3)74HC390D 4)74HC51D
五、秒脉冲信号发生器
秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。
● 振荡器: 通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz脉冲。
● 分频器: 分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能扩展电
路所需要的信号,选用三片74LS90进行级联,因为每片为1/10分频器,三片级联好
获得1Hz标准秒脉冲。其电路图如下:
秒 脉 冲 信 号 发 生 器
六、 秒、分、时计时器电路设计
秒、分计数器为60进制计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器74LS90构成。
60进制计数器
由74LS90构成的60进制计数器,将一片74LS90设计成10进制加法计数器,另一片设置6进制加法计数器。两片74LS90按反馈清零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲CP1。下图电路即可作为秒计数器,也可作为分计数器。
60 进 制 计 数 器
24进制计数器
由74LS90构成的二十进制计数器,将一片74LS90设计成4进制加法计数器,另一片设置2进制加法计数器。即个位计数状态为Qd Qc Qb Qa = 0100十位计数状态为Qd Qc Qb Qa = 0010时,要求计数器归零。通过把个位Qc、十位Qb相与后的信号送到个位、十位计数器的清零端,使计数器清零,从而构成24进制计数器。电路图如下:
24 进 制 计 数 器
七、译码显示电路
译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。用与驱动LED七段数码管的译码器常用的有74LS48。74LS48是BCD-7段译码器/驱动器,输出高电平有效,专用于驱动LED七段共阴极显示数码管。若将秒、分、时计数器的每位输出分别送到相应七段译吗管的输入端,便可以进行不同数字的显示。在译码管输出与数码管之间串联电阻R作为限流电
您可能关注的文档
最近下载
- 中央财经大学2011-2022年金融专硕431金融学综合考研真题(20、21年回忆版).pdf VIP
- 22G101基础平法识图与钢筋计算.pptx VIP
- 2025年包装机项目可行性分析报告.docx VIP
- 步进电机驱动器项目可行性研究报告申请报告.docx VIP
- 2025版汽车修理企业员工劳动合同.docx VIP
- 闽教版小学英语五年级上册全册课文文本.doc VIP
- 民航油料计量员(初级)理论考试复习题库大全-下(判断题汇总).docx VIP
- 2025年中国高压变频器行业市场运行态势及发展趋势预测报告—咨询发布.docx VIP
- 1.生活处处有算法(教学课件)-五年级信息科技全一册(人教版2024).pptx
- 2025年中国PVB中间膜项目商业计划书.docx VIP
文档评论(0)