FPGA实验一计数器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA实验一计数器

实验题目 计数器 实验内容 设计一个8位的计数器; 计数器包含有时钟信号clk、置数端load及置数输入端d_in、始能端en、清零端clr以及达到最高位100时的初始计数端m; 进一步熟悉QuartusII软件的功能及环境。 详细设计 设计步骤如下: 设计8位的计数器,计数器包含有时钟信号clk、置数端load及置数输入端d_in、始能端en、清零端clr以及达到最高位100时的初始计数端m; 2、编译,查找错误,进入仿真环境; 仿真结果 刚开始有置数load信号时得到的具体仿真图如下: 由图可以分析得出计数器包含有时钟信号clk、置数端load及置数输入端d_in、始能端en、清零端clr以及达到最高位100时的初始计数端m;置数时的输入端d_in,当load端位1时,输出端out输出为5,可见置数端起到作用。 使用modelsim仿真图如下: 当计数计到100时要求它从10开始继续计数,具体仿真图形如下: 可见编写的计数器在正常计数的情况下是从5计到100的循环计数器。当en为1,load端为0,clr为1时,正常计数。其中en为始能端。 使用modelsim仿真如下: 四、 调试情况,设计技巧及体会 通过本次实验我更加熟悉了利用verilo语言来描述电路,同时熟悉了利用软件仿真电路的逻辑功能并进行验证和分析。使我对QuartusII有了初步的了解,同时让我了解到硬件可以用软件来完成,此软件的模拟仿真给我们学习数字电路有很大的帮助,形象的表达了信号的输出。通过本次实验,除modelsim软件仿真电路以外,我又学会了QuartusII仿真软件的使用,觉得两个软件各自有各自的优点。 源程序清单 (1)verilog语言编辑的8位计数器: module counter(m,d_in,clk,clr,en,load,out); input clk,clr,en,load; input [7:0] d_in,m; output [7:0] out ; reg [7:0] out; always @ (posedge clk) begin if(en) begin if (clr) out=8d0; else if (load) out=d_in; else if(out == 8d100) out=m; else out=out+1; end else out=8bZZZZZZZZ; end endmodule (2)激励如下: module stimulate; reg CLK,CLR,EN,LOAD; reg [7:0] D_IN,M; wire [7:0] OUT ; counter tt (M,D_IN,CLK,CLR,EN,LOAD,OUT); initial CLK =0; always #10 CLK=~CLK; initial begin EN=1; CLR =0; CLR = 1; D_IN= 5; LOAD= 0; M = 10; #20 CLR =1; EN=0; #20 EN=1; #10 CLR =0; #80 LOAD=1; #30 LOAD= 0; end endmodule 原始仿真图形如下:

文档评论(0)

cgtk187 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档